EDA365电子论坛网
标题:
谈谈四层板和33欧电阻
[打印本页]
作者:
66869330
时间:
2008-6-13 23:44
标题:
谈谈四层板和33欧电阻
选用四层板不仅是电源和地的问题,高速数字电路对走线的阻抗有要求,二层板不好控
0 K6 @( ~/ p' C3 P* R, i2 U
制阻抗。33欧电阻一般加在驱动器端,也是起阻抗匹配作用的;布线时要先布数据地址
+ Y1 J# O B3 c% S0 p% |
线,和需要保证的高速线;
4 z+ \* |% d9 y1 t+ p5 b' D) l
在高频的时候,PCB板上的走线都要看成传输线。传输线有其特征阻抗,学过传
! U1 D% `% c/ S( f6 q! @* E
输线理论的都知道,当传输线上某处出现阻抗突变(不匹配)时,信号通过就会发生反射
7 }/ t3 m n/ ?4 u! g
,反射对原信号造成干扰,严重时就会影响电路的正常工作。采用四层板时,通常外层
. H: V. |+ V Z: G
走信号线,中间两层分别为电源和地平面,这样一方面隔离了两个信号层,更重要的是
4 @( W# c6 L4 e
外层的走线与它们所靠近的平面形成称为“微带”(microstrip) 的传输线,它的阻抗比
8 K3 o6 [1 q/ r+ [
较固定,而且可以计算。对于两层板就比较难以做到这样。这种传输线阻抗主要于走线
7 A$ ]" I! q0 }+ p
的宽度、到参考平面的距离、敷铜的厚度以及介电材料的特性有关,有许多现成的公式
; d3 \- u: v7 [1 x
和程序可供计算。
: t1 V6 Z# r+ Z3 G* W6 v
33欧电阻通常串连放在驱动的一端(其实不一定33欧,从几欧到五、六十欧都有,
! y! g- [1 N# p* a
视电路具体情况) ,其作用是与发送器的输出阻抗串连后与走线的阻抗匹配,使反射回
' P" ?- U- g4 c* Y4 \1 t3 x
来(假设解收端阻抗没有匹配) 的信号不会再次反射回去(吸收掉),这样接收端的信号就
4 R3 S; R$ f, ]+ U( W
不会受到影响。接收端也可以作匹配,例如采用电阻并联,但在数字系统比较少用,因
3 E. I% |3 f- V7 `) x( O
为比较麻烦,而且很多时候是一发多收,如地址总线,不如源端匹配易做。
8 `% Y3 q6 N# m, b7 t
这里所说的高频,不一定是时钟频率很高的电路,是不是高频不止看频率,更重要
* B' i$ i$ b* Z6 I# f0 x
是看信号的上升下降时间。通常可以用上升(或下降) 时间估计电路的频率,一般取上升
* ~' u" y( J) H. \% e
时间倒数的一半,比如如果上升时间是1ns,那么它的倒数是1000MHz,也就是说在设计
" ^6 i4 p: K4 b1 F. C
电路是要按500MHz的频带来考虑。有时候要故意减慢边缘时间,许多高速IC其驱动器的
: C$ ]+ h! m0 q; H A; {# x9 {. g/ m
输出斜率是可调的。
" M G. R: D; v* A& Q) Y
本文来自: DSP交流网(
www.hellodsp.com
) 详细出处参考:
http://www.hellodsp.com/bbs/viewthread.php?tid=2848&extra=page%3D1
作者:
mark0908
时间:
2008-6-16 08:20
以前在修東西時候
/ r" x$ B4 y/ S
常看到液晶電視裏面RGB信號線有33歐姆的電阻
) |) {" W2 \7 b; u' P$ ]' W6 l% O: U
不過那時根本不知為什麽
9 T- b$ y- S$ ^3 m* O
感謝樓主同志的分享
* x7 x1 v# S% z/ F: S9 k% t
. W$ `. }; i" r5 O) h" C
提一個小小的建議:
+ h1 U$ X4 x2 [: w
/ f4 h9 z6 F9 R( |! f
1 希望樓主能結合一些事例進行講解(ALLEN常這樣)
2 i3 Q4 _2 i7 M
1 a9 [' m% l. W/ P
2 圖文結合 易於理解
) A ^* t, ?/ ^/ s+ `- i( a
5 o, L& X* L n! f! j! ^4 D
3 文字之間,一定間隔,方便閱讀
3 [, K) `7 g& I D7 P3 g
% c ~- Z7 S/ Q& M ]
4 如果樓主已理解所發貼的內容,不妨以自己所理解的話總結後貼出來 ... (怕自己理解可能有誤的話亦可再附上原文以作對比)
/ g. d) J& B* u* q) \
) d+ v, R9 _- {. C; O
作為一個讀貼人希望讀到一些吸引自己,講解生動的好貼,非一片黑乎乎的字.
1 p' p G1 ]# ^; E" Q( R1 y
, W! c* C8 j/ N7 U7 S4 z: N5 I
非對樓主攻擊(吾乃中華軍壇的人所以很F的)
. I* Y5 [: F' q- C$ z+ C
請樓主理解
, ~* Y- ^7 I( x4 r1 V) n
最後謝謝樓主的熱心
4 z9 C6 S, ?* l9 u+ `" \' y3 a
# Y' x! p6 O5 K# |0 M. p+ G
[
本帖最后由 mark0908 于 2008-6-16 08:31 编辑
]
作者:
Eric213
时间:
2009-5-8 10:02
"更重要的是外层的走线与它们所靠近的平面形成称为“微带”(microstrip) 的传输线,它的阻抗比
8 X5 m* B5 k9 G" {1 n5 q
较固定,而且可以计算"
7 q/ H+ P# l6 c
然后呢 计算出来之后干什么?跟33ohm有什么关系啊?
作者:
yangjijun
时间:
2009-5-8 13:46
有道理
作者:
henry-wang
时间:
2009-5-13 10:58
不错,这个帖子值得收藏来看
作者:
Juger
时间:
2009-5-14 19:38
2楼如果能用简体中文发表意见就更好了
作者:
aspire132
时间:
2009-5-19 10:42
这里所说的高频,不一定是时钟频率很高的电路,是不是高频不止看频率,更重要
# \5 _; a5 f) j! t
是看信号的上升下降时间。通常可以用上升(或下降) 时间估计电路的频率,一般取
?. I7 q3 m, h, z2 i% L
时间倒数的一半,比如如果上升时间是1ns,那么它的倒数是1000MHz,也就是
) v0 a4 u3 x" z) z# x5 R/ o
说在设计电路是要按500MHz的频带来考虑。有时候要故意减慢边缘时间,许多高
* S1 K+ F& d* G
速IC其驱动器的
7 C% c& p2 b$ d" H
4 M) H( A% U% K
這句話完全可以了解,可是還是不知道在一個線路中我要怎麼樣去找這樣的一個信
, \1 V5 I" m4 s2 x' L2 {8 v; e
號呢?要依據什麼去找呢? 可否煩請舉個實例??
作者:
lidean
时间:
2009-5-19 11:11
33欧电阻通常串连放在驱动的一端(其实不一定33欧,从几欧到五、六十欧都有,视电路具体情况) ,其作用是与发送器的输出阻抗串连后与走线的阻抗匹配,使反射回来(假设解收端阻抗没有匹配) 的信号不会再次反射回去(吸收掉),这样接收端的信号就不会受到影响。接收端也可以作匹配,例如采用电阻并联。
& Y7 z- _) a! g' `
-------------------------------------------
" K( U: ?) g$ e: H3 k; {
匹配电阻视电路具体情况选择,请问下究竟该怎么选择呢?另外阻抗匹配为什么可以吸收掉反射信号啊
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2