EDA365电子论坛网

标题: 求助:DC-DC的电感下方是否要画一层keepout [打印本页]

作者: wuyuelanse    时间: 2011-8-24 09:26
标题: 求助:DC-DC的电感下方是否要画一层keepout
请问DC-DC电感的下方,top层是否要做keep out处理,避免灌铜时,地线灌在电感两个焊盘的中间。请问这样做有什么用处?
作者: caiyongsheng    时间: 2011-8-24 09:33
没有特别要求,但建议电感下面不要有铜,经验总结吧。
作者: lizk    时间: 2011-8-24 10:17
金属外壳才需要吧??????
作者: 毒女    时间: 2011-8-24 11:10
当你知道电感下面不能走别的线的时候,就能理解GND 为什么不用灌进去
作者: romantic878595    时间: 2011-8-24 12:20
我也不知为什么,但经验就是这样,还要把平面的铜都去了。实验过,DC/DC的走线布局很重要。我的一个版子别人LAYOUT的,纹波150MV,怎么搞电容都改进不大。我改版后,纹波只有30-40MV.
作者: Scott.Dong    时间: 2011-8-24 13:05

) d* P  n8 v0 _3 g; u- R9 @
" H7 a  Z5 x! g8 c( _; _DC-DC convertor 能分析出这个图中哪个点电压变化最大,哪个点电流变化最大。
8 @9 t( V( k1 p' A就理解了,PCB上的一些做法。
: Z6 J- E% N' u9 f& y- o3 D- c, P; y: r  I: Y' @

作者: 苏鲁锭    时间: 2011-8-24 14:47
Scott.Dong 发表于 2011-8-24 13:05 + s" Q4 @. @* a/ a- p
DC-DC convertor 能分析出这个图中哪个点电压变化最大,哪个点电流变化最大。
& P5 X, P9 d" \- R8 ]就理解了,PCB上的一些做 ...
$ C: C: X. C. m7 i1 J  p
愿闻其详
作者: mindray_ty    时间: 2011-8-24 14:53
如果电感下面有铜会产出互感效应,这样的信号效果不理想!
作者: Scott.Dong    时间: 2011-8-24 16:49
本帖最后由 Scott.Dong 于 2011-8-24 16:50 编辑
7 O, k; r5 E. d% a, n
苏鲁锭 发表于 2011-8-24 14:47
: P8 O7 W+ E3 m3 ^愿闻其详
4 @: F! }7 j( X- G9 p7 W! ]& F: i

! D# G. S- G7 m, t当convertor工作时,电感前电压震荡很是最大的,所以一般建议在电感处所有层挖空。不要有任何走线。
9 ]+ z* u6 d% `2 M; ]0 x+ r/ C但是一些芯片厂商推荐在整个convertor下面有一个地平面,起到屏蔽和短回流路径的作用。所以不挖也可以,保证有地平面。但此区域绝对不能走线。% B  ?# W' k+ N9 y, J8 X) n

4 R: Y* a6 b3 X5 {* E" o& [以上个人理解,仅供参考。4 _" y% P- U0 O# }
希望各位能说出自己的理解。
作者: huangzj    时间: 2011-8-25 08:11
来看看,学习
作者: sinsai    时间: 2011-8-25 10:45
学习学习,谢谢!
作者: 阿科GL    时间: 2011-8-25 17:41
Scott.Dong 发表于 2011-8-24 16:49 " }2 t8 y+ K8 U! r' D
当convertor工作时,电感前电压震荡很是最大的,所以一般建议在电感处所有层挖空。不要有任何走线。
- C; @0 x$ C5 `但 ...
0 _- z+ H1 ]2 p
谢谢
作者: lhuijiang    时间: 2011-8-25 22:18
让仁者见仁智者见智
作者: wuyuelanse    时间: 2011-8-26 16:55
谢谢!!!!
作者: ctq1235    时间: 2011-8-26 17:21
111
作者: WANGHUI6KISS    时间: 2011-8-27 10:16
电感底部不铺地是为了防止电感产生的干扰通过地干扰到其它信号




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2