EDA365电子论坛网
标题:
如何利用现代射频仿真工具ADS来优化倍频器的设计
[打印本页]
作者:
choose521
时间:
2021-11-18 09:40
标题:
如何利用现代射频仿真工具ADS来优化倍频器的设计
用ADS射频仿真软件和嵌入法对倍频器的环境阻抗、有效激励电平进行了研究,针对倍频器输出端外加负载后对倍频效率产生的影响,提出了改进方法并进行了实际验证。
* ?2 b4 h; M0 A
1 引言
6 X, a) T3 }/ @, R$ y+ s
众所周知,在用倍频链实现高频、高稳微波振荡源的过程中,倍频器倍频效率的高低不仅对简化电路和保持电路稳定性影响较大,而且对整个电路杂散、谐波的抑制都起着重要作用。传统的设计过程需要复杂的理论推导、大量的试验验证,或者依赖于经验进行设计?而在现实工程应用中,有时却需要一些特殊的倍频器,如频率不是很常用,倍频次数又较高,采用外协加工,成本和时间都不划算等。对于这些既没有相关的工程设计经验,又无法获得倍频三极管器件完整的物理参数的情况,探索一个能快速有效设计出高性能倍频产品的方法就显得十分有必要了。在ADS射频仿真软件的帮助下,以AT42086(三极管)5倍频器(将114.8MHz倍到574MHz)为例,可以较完整地研究各种外围条件对倍频效率的影响。
- [7 A# g# z) L+ v7 f
2 仿真方法
- m( t2 Q: [8 A P" P
当把倍频器单独看成为嵌入式器件时,在某个三极管的特定静态工作点下,倍频器两端的输入阻抗特性、输入端的激励电平对倍频效率都呈现出一种特殊的规律(比如说倍频器的激励电平并不是越高越好,有时高的激励电平反倒比低电平激励时产生的谐波幅度低)。因此,如何确定正确的直流工作点、输出端LC谐振回路和有效的激励电平是设计中面临的关键问题。鉴于这种情况,设计时可以充分利用现代射频设计工具来进行仿真以加快研发过程并设计出性能较好的倍频产品。
: m3 _5 [. T5 o* D9 n# @/ B2 @
6 f( N2 r+ x4 B1 v" Y
利用ADS仿真软件中相应的功能模块SmZ1、SmZ2(注意:SmZ1、SmZ2模块输出的是共轭值,由于设计时应该赋给倍频电路真值以模拟真实环境,所以要将结果取共轭),可以比较容易地处理仿真时电路外围环境阻抗问题,对于倍频的前级(比如放大电路),可以在软件中先建立放大电路原理图,然后设置SmZ1模块(测得输出阻抗,也就是倍频器输入的环境阻抗)并运行仿真以得到结果。同理,还应对倍频的后级电路做类似处理以得到倍频输出端的环境阻抗。这里所讲的后级电路一般是指带通滤波电路,对于大部分外购的滤波器,其输入、输出端口都要求在50Ω匹配条件下,因此,可以把50Ω假设成倍频器的输出环境阻抗直接带入倍频电路进行仿真。但这样的问题是:实际滤波器的滤波特性是在50Ω匹配的环境下测得的,而并不一定是它的输入输出端口就正好是50Ω,特别是对带通滤波器,其端口一般呈容性,而在调试修正电路里还应考虑如何在保证仿真有效性的前提下,对其进行端口的失配现象进行补偿。
$ M C) O# S$ n; T: j: I5 R6 v
利用嵌入法的设计思路是:把倍频电路本身看成一功能单元,其工作时的外围环境阻抗可以由输入输出两端的负载来指定。另外,为了便于观察激励电平的影响,可选用ADS中单音频率源作为输入端(该源也可人为指定环境阻抗)。倍频电路可按照三极管倍频经典电路搭建。图1所示是其倍频仿真电路原理图。在图1中,对于LC回路,由于倍频电路中LC回路器件可以有很多不同的组合,因此,它的选择也颇有讲究,具体的做法除可以参考相关文献外,也可以用ADS上的电路优化功能,来让软件来选择一组较为合适的取值。
) A' @3 A+ c- b/ K g7 C9 V& v
本设计是以两端50Ω环境阻抗为例进行的,若具体情况不是50Ω或含有虚部,可以双击终端模块直接修改输出阻抗值的大小。格式为《img sr smiliei borde al》50+j*24)Ω。
% k( M5 Q! B4 Q0 m( z$ Q. o. d
在此虽然用的是很简单的电路模型,但是,这并不影响利用ADS对倍频特性进行仿真。
' |9 {' Z& ?! V j
3 仿真实验及结果验证
" ~/ E! O9 H" W' f
让软件进行多次的仿真实验,可以使设计人员通过生成的实验数据在很短时间内找到合适的输入激励电平。表1是笔者截取的一段数据。由于主要关心五次谐波,所以,为了便于观察,将其制成表格,并将其邻近的四、六次谐波也列了出来。
: a3 A6 D. a$ {. ]' f; O& q2 W
表1 不同激励电平时的谐波功率值
1 n+ } F) _9 e2 d9 V4 r) ~' q
激励电平(dBm)
/ K6 d7 n4 e( z" m% E+ I
输出5次谐波功率(dBm)
0 @% [5 N6 S# ]& {
输出4次谐波功率(dBm)
) ^/ u% y( a1 M- n+ K L
输出6次谐波功率(dBm)
2 X) ]3 p; W' k' b% f! T/ B
11
' f: y4 j n1 T# k$ O
-2.8
2 d6 u8 f ]$ \8 f3 o
0
' h: V5 J e' b( j6 p
1
) i$ B9 \7 ^6 I: U" P# [: G
12
. }, f3 Q6 J6 T0 E0 o+ p
1.1
9 y2 Q" S |2 ^8 I
-5
: L$ \4 B7 |# p( y& ]/ _7 d
1
: H F" u7 Z. ~9 g+ U3 k
13
: Y6 o7 }6 r, d+ E
3.7
5 `. T& Q1 c: F0 L9 H! V7 [- x2 @
-10
% f. w. d+ B# D! k6 l: \3 a
2
! o& V& b) `+ j ^- v# ^
14
" k6 ^8 m- ?7 J9 C+ A, Q3 O
4.65
6 z$ S f+ m. W( L1 p' L
-6.2
' Y! l) Z4 e# K* ]2 z" D* n" h1 d/ b
1.8
, T8 S# X8 l: \$ F y; @
15
: o# `" Q% k; x" E/ G' W: B# S4 E+ ]1 s
5.1
+ e3 g( [* O9 J3 ~
-2
3 o- c" G7 d1 I( {
0
1 I7 z9 K$ R* T: P
16
; a1 n( Y; Q8 h8 W- g4 v8 w( I
5.5
' N0 E+ u9 J& J* u
1.5
: n X% n$ p `% G6 q! D4 t
-3
, e, l4 D! f, [! x
17
( a) y) N# J) J
5.7
" \+ F+ e' t2 q* X
3.6
- z7 p; @" V, o8 p1 ^2 O8 w9 Q, N
-6.8
4 [$ s) u# h8 |- k. g3 A
18
" d0 a) @3 ^8 Y/ {" F, t- I) K$ X9 l
5.53
" Z* ~/ J) S- N# P% `6 p% g5 g
2.5
/ W: B+ J# j( [2 M& }% |
-9
$ l F' J M2 i! g7 q9 U( Z: j9 U
19
# _* b4 N5 f: ^! x1 ~' c
4.9
2 Q* e7 Y7 F0 y, X
3.9
2 Y; @) g( ]3 B+ K. d
-15
0 C8 {# B5 r8 V8 n* f
20
1 ~6 a( E/ V) d
4.4
' o% n, F8 F! h! T1 S
4.2
- r) r0 a, m& H8 h( D0 p
-10
: D: N' E- l4 @/ l6 R
21
* X U7 y" G* S' G
3.3
6 S1 y; F+ y7 Y* U; G
5
5 } P$ H+ C7 E3 x
-5
, q6 c- o. V, [/ T' c7 S9 |$ l7 M
22
) e7 {" w( g5 G6 _
1.4
% E9 k6 X$ r g/ S* b3 \. B
5
( |- F, L* I4 h. ^( u. v
-2.4
1 H8 U/ o; U7 x( H$ l T
23
2 {' Q- ]2 M# K6 Z
-1.5
+ Z4 g; F: I: k+ V! p: z6 h& S# f
5
; b8 f0 ]6 @- P/ b2 Y% E0 {* d
0
. l) X+ o9 i, e5 H g
从谐波分析结果图表上可清楚的看到:当激励电平为17dBm的时,三极管AT42086的倍频效率是最高的(见图2),为5.727dBm。而在其邻近的其它电平激励下,倍频后的5次谐波输出都相对低一些。
2 F8 N9 a# J! Y, x
通过研究倍频器的倍频效率对激励电平的变化规律,可为确定输入激励电平的大小提供依据。不仅如此,在计算整个电路系统电平分配时,也可以把倍频器件的有效激励电平作为基点来折算出其它器件的工作电平值。
3 u$ }9 p3 w( U/ V# g+ D; z
实际实现时,作为射频电路,即便原理上已经设计的很好了,但由于电路工作频率很高,实际电路板如果设计不好,就有可能导致信号波长和结构的物理参数发生变化,从而使电路出现自激、谐波抑制不好,波形失真、信号功率下降等现象。这里设计的倍频器是一种对环境阻抗很敏感的器件。由于一般从电路设计上,都希望用尽量少的器件来实现功能。本电路输出级元件少到只有LC谐振回路,因此一方面符合最小化设计要求,另一方面,输出级又很容易受到负载的牵引而使倍频效率降低。对此,可以通过ADS软件实验来分析这个现象。表2给出了两例5次谐波的功率值。实际上,针对倍频器的特点可以对这些“失配”提出一套切实可行的“修正”办法。当然,合理正确的仿真是能够快速有效实现修正的先决条件。
' t+ o, @5 K% y; ?* {8 V
: a3 S; u8 q6 s: t- n$ z
倍频器的输入级一般是放大器或者放大器加衰减网络,故前级的输出阻抗是不好确定的,可能是容性,也可能是感性。也就是说,修正倍频器输入端的环境阻抗比较困难,对此,可以把主要矛盾放到输出级去。因为两端口器件的S参数不仅和本级有关,还和输出级的匹配情况有关,在失配不是很严重的情况下,可以通过改善输出级的匹配来同时修正两个端口的匹配。为了实现倍频器的倍频功能,可以在输出端加带通滤波器以选出所需要的谐波信号。而设计良好的带通滤波器的输入端的端口一般都呈容性(如果不是,就意味着在DC附近还有一个通带,这种情况很少见),因此可以在实际电路调试中把倍频器输出级与下面带通滤波器连接的隔直电容(也就是图1中的C4)取下来,而换用电感来抵偿滤波器端口的容性效应。笔者在实际调试中尝试过两种替代方法,而且都取得了很好的效果:一种是用贴片电感,其优点是一致性好,适合批量加工。缺点是由于器件取值的离散性,因此在首次调试时需要拿很多不同值的电感焊到板子上试,而且也不容易取到最优值;另一种是用漆包线的线绕线圈,特点是可以用镊子进行连续的电感值调试,容易取到最优值,但这种方法的缺点是每件都需要手调,难于用在大规模的生产上。
$ F5 v6 J- o2 A
表2 不同负载下5次谐波的功率值
) _- ^1 u8 _5 l
负载阻抗(Ω)
( H6 a, {8 y1 A K. S1 \2 @
50
! T, T9 q7 J( @. J" I- c
50-j*5
4 I( S3 j4 r* D% E1 h9 C
50-j*10
9 Q/ |) E- P, O4 K4 J. ^$ V
产生5次谐波功率值(dBm)
4 d4 K3 J% ~8 J
5.7
6 T5 w, W7 |7 l+ V9 f7 l
5.6
0 `, w3 R4 Y' [8 u: c
5.5
. g/ g, `' d9 K* j7 n
笔者将C4换成线绕电感线圈后,实际调出的倍频结果是5次谐波输出功率大于软件仿真得出的数值,即用线圈进行无间断的电感值调协可以弥补倍频电路中器件取值离散而难以得到最优倍频结果的缺点,从而得到比软件仿真还要好的谐波输出功率。笔者的实际试验结果是:四次谐波:5.955dBm,五次谐波:6.559dBm,六次谐波:-1.226dBm。
9 `7 B4 _% }( `& `" S5 {% B( d
4 小结
5 Z/ v: [' q5 z
本文以一个具体的例子着重讲述了如何利用现代射频仿真工具ADS来优化倍频器的设计过程,同时针对软件仿真与实际电路的客观差距提出了一套行之有效的解决方案,并通过实际验证使理论仿真和实际实现得到了良好的吻合。实践证明:通过对ADS软件设计过程的优化,可以提高工程开发效率,因而在人力、时间的投入上有着明显的优势。
6 ~* _4 K3 I6 b9 y' t. i6 z E N
作者:
Cyberbot7
时间:
2021-11-18 10:39
用ADS射频仿真软件和嵌入法对倍频器的环境阻抗、有效激励电平进行了研究,针对倍频器输出端外加负载后对倍频效率产生的影响,提出了改进方法并进行了实际验证
7 L$ O/ Q; k0 [& b/ D0 S
作者:
Blah
时间:
2021-11-18 10:50
当把倍频器单独看成为嵌入式器件时,在某个三极管的特定静态工作点下,倍频器两端的输入阻抗特性、输入端的激励电平对倍频效率都呈现出一种特殊的规律(比如说倍频器的激励电平并不是越高越好,有时高的激励电平反倒比低电平激励时产生的谐波幅度低)。
% @" z, @( I G: |5 ]2 E' O' p( j
作者:
opipo
时间:
2021-11-18 10:59
通过对ADS软件设计过程的优化,可以提高工程开发效率,因而在人力、时间的投入上有着明显的优势
8 j9 Y7 _0 C3 s% v3 N
作者:
unrelated
时间:
2021-11-21 21:21
这个确实是牛啊
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2