EDA365电子论坛网

标题: 选择IC封装时需要考虑的关键因素 [打印本页]

作者: guanshen    时间: 2021-11-9 13:44
标题: 选择IC封装时需要考虑的关键因素
为了提供更多的功能,芯片变得越来越大,但是相反,封装却被要求以更小的尺寸来容纳这些更大尺寸的裸片。这就不可避免地要求,新的候选封装技术既能提高系统效率又能降低制造成本。7 n4 g' z/ G" i0 @3 Q: h0 @! D
  封装创新涉及的领域包括更广泛的额定电流和额定电压、散热及故障保护机制等。本文列出了工程师在为半导体器件评估封装技术特性时需要考虑的关键因素。' E2 Z& N) h! k: {$ K
  我们从最通常的疑惑开始:小型的封装尺寸。更小的封装尺寸
' I$ \- q2 P0 X. V5 v8 D  现在,我们希望IC封装能够节省电路板空间,帮助实现更坚固的设计,并通过省去一些外部元器件来降低PCB的组装成本。因此,业界正在对诸如D2PAK 7的IC封装技术进行优化,以期以相同的尺寸和引出线容纳面积增加高达20%的裸片。8 X/ T. K) l1 e9 y$ J
  新的封装设计还提供了可互换引出线选择,从而最大限度地利用尺寸,并提供更大的设计灵活性。然后是直插或曲插引脚式封装,这有助于优化电路板空间和所需的引脚分离。
* f  R0 c1 ]+ E% i  业界也正在开发一些阈值电压在逻辑电平、面向电池供电设计的新封装,这样的封装使微控制器可以直接驱动诸如MOSFET的功率器件。此举也相应节省了电路板空间。
% `! h9 L5 t1 S2 F- ^4 v功率密度
* J9 E" x, O( Q: ]  电机驱动器、太阳能逆变器和电源等等产品对功率芯片和模块的需求在不断增长,这拉动了在不增加封装尺寸的条件下对更高功率密度的需求。7 |5 V0 ^* X# y5 R$ e  R% k) x
  设计师如何在保持封装鲁棒性和可靠性的同时,提高功率密度?首先,封装可以采用更大的引线框架面积,从而可以容纳诸如IGBT的更大的功率芯片。这也实现了较低的封装热阻,而有利于改善散热。
5 S2 g" B# A% s8 X! B1 m  以意法半导体(ST)的新系统级封装(SiP)PWD13F60为例,它将4个功率MOSFET集成在了比同类电路小60%的封装内(图1)。PWD13F60封装集成了面向功率MOSFET的栅极驱动器、面向上侧驱动的自举二极管、交叉传导保护和欠压锁定。
7 @0 a4 ^) P2 d. E) v) c 
3 |8 W4 l* p6 v" d" U  图1:意法半导体的SiP解决方案,面向工业电机驱动器、灯镇流器、电源、转换器和逆变器应用/ P# B6 z: p: U5 h3 f8 ^9 e6 Y3 d
  关断电路可保护功率开关,欠压锁定可防止低压故障。同样,自举二极管可减少物料清单(BOM),简化电路板布局。+ f. P5 n; z# F/ P! q1 j2 r
  它表明了封装选择对于最大限度地提高能效和适应广泛的供电电压范围为何至关重要。在此,还值得指出的是,封装的功率密度与散热条件的改善相辅相成。
- M! I# x# @( J! J+ }% ~散热效率* V( L# ], x% `& u; |% H! B

3 ?- o1 b* g# h0 u$ A  由于像IGBT这样的器件工作在较低温度可减小器件上的应力,因此封装的散热性能与其可靠性存在内在联系(图2)。由于温度较低所需的散热器尺寸就不大,因此散热特性也会影响散热器大小。此外,冷却要求的降低也为设计者在增加功率密度方面留有更大余地。
4 b8 J8 ]0 `' y1 M! k) r散热
0 g+ i3 s, M: [# G  用于在封装内部产生隔离的常规方法通常既昂贵又难以处理。而且,它们远不足以管理IGBT等高功率密度器件的散热。
" ~: [# {  j, Z" ~  因此,英飞凌推出了一种叫做Trenchstop高级隔离的封装技术(图3)。这家德国芯片厂家称,Trenchstop封装技术可以取代全隔离封装(FullPAK)以及标准隔离箔。英飞凌将这种新封装定位于面向空调的功率因数校正(PFC)、不间断电源(UPS)和电源转换器等应用。
9 ?0 z$ ^9 U2 c3 x  
$ C/ m1 n% B9 H- c- H9 @' [  图3:右侧封装的发热量减少了15%
/ B, Z+ D/ C4 V* R- z3 L  这种隔离封装不再需要隔离材料和导热硅脂,从而使设计人员能将装配时间缩短高达35%。同时,因为不存在隔离箔未对齐的情况,所以它还提高了可靠性。这也实现了比FullPAK工作温度低10℃的改进。
6 l; l' W2 h' m" U  n开关损耗
+ K+ h5 c6 X  P. N% e; O  特别是对像工业驱动器等器件中工作频率高达20kHz的硬开关电路,为提高封装效率,减少开关损耗势在必行。此外,可靠的开关和低EMI增强了小功率应用中的无散热器工作。
  ]2 R% ], K. b! T7 q  为降低开关损耗,一些封装解决方案采用了额外的开尔文发射极电源引脚(图4)。它旁路了栅极控制回路的发射极引线电感,从而提高了器件的开关速度,降低了开关能量。8 B5 Y4 Y" k' o( `( _6 F4 @/ ]9 h
  6 v4 v5 }$ l4 f8 V
  图4:具有开尔文发射极的封装可将动态损耗降低20%。9 P% N, I: m" D4 n7 S. {

作者: RNGxiaohu    时间: 2021-11-9 13:53
新的封装设计还提供了可互换引出线选择,从而最大限度地利用尺寸,并提供更大的设计灵活性
作者: MLXG    时间: 2021-11-9 13:54
封装的功率密度与散热条件的改善相辅相成
作者: ldezgr    时间: 2021-11-9 15:06
辛苦楼主,看卡
作者: ldezgr    时间: 2021-11-10 08:53
学习学习
作者: Hchuan95    时间: 2021-12-8 15:16
有道理




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2