EDA365电子论坛网
标题:
遇到Minimum Blind/Buried Via Stagger Distance问题
[打印本页]
作者:
daxueseng
时间:
2021-9-29 20:22
标题:
遇到Minimum Blind/Buried Via Stagger Distance问题
新手,画一个6层一阶的板子,在放一个 1-2层盲孔的时候,出现Minimum Blind/Buried Via Stagger Distance的DRC,但是我找了半天2-5层的通孔和这个盲孔距离还远的很,为啥报这个错误呢?update 了下drc,还是这样
: R& j% \9 r% M$ Y3 M) Q, N
* r! N3 ~4 C0 V- U; M" {( z
2021-09-29_201118.png
(48.56 KB, 下载次数: 13)
下载附件
保存到相册
2021-9-29 20:21 上传
作者:
damengshu
时间:
2021-9-30 08:41
Minimum就是距离太近了
作者:
柒遇遇
时间:
2021-9-30 10:36
直接show这个drc,会高亮出来
作者:
daxueseng
时间:
2021-9-30 11:49
貌似有点明白了,这个规则还针对pin和盲孔之间的间距
作者:
火星撞地球1205
时间:
2021-10-8 15:04
你设置的值比你现在两个VIA之间的距离小了,所以有DRC
作者:
irving_jiang
时间:
2023-1-19 12:07
這裏可以關掉它
* m! G6 N5 `$ {: o1 c4 r) @
3 [) {/ F; W! O4 d z5 P
作者:
kilbird
时间:
2023-2-1 11:07
VIA打在PAD上也會顯示VG,實際要Show Element DRC來看,CM裡面可以關閉此DRC顯示。
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2