EDA365电子论坛网

标题: 有关PADS中,DRC时,元器件优先级问题 [打印本页]

作者: baoshiyan    时间: 2011-7-4 21:02
标题: 有关PADS中,DRC时,元器件优先级问题
   PCB中,默认规则中,设为6MIL。由于有个芯片引脚间间距比较密(小于6MIL),如果采用默认的设计规则,DRC时,会显示报错。因而采用规则优先级,在COMPONENT中,对此元器件单独设置,间距设为5MIL
# E) z' G2 |+ l3 W, C& y9 x    但再进行DRC时还会报错。不知道是什么原因?请各位说说个人的看法
  P! G: |% Z" Y3 _3 B5 w' E: r    注:此DRC虽然不影响最终的PCB生产,自己明白是由于引脚太密造成了,但这个问题不解决心里总不爽" A; c, b  [" K! u4 R* d
   还请各位说说个人的看法
0 a" X4 _9 i5 a
作者: jimmy    时间: 2011-7-5 14:47
灌完铜后,将规则改为5mil.
作者: 苏鲁锭    时间: 2011-7-5 14:58
component rules对芯片设置SMD to SMD为5mil。--不成功么?
作者: 苏鲁锭    时间: 2011-7-5 15:09
本帖最后由 苏鲁锭 于 2011-7-5 15:15 编辑
2 F4 E0 f" M; v' c7 g& G1 z& M' A* W$ e! i
确实不行,在封装和器件里边都设置了,但还是以默认规则来检测查。。。BUG?
作者: baoshiyan    时间: 2011-7-5 21:38
嘿,JIMMY能否说下为啥子不行啊?纠结!




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2