EDA365电子论坛网

标题: FPGA当寄存器一样,被DSP访问 [打印本页]

作者: lvben5d    时间: 2011-7-2 15:38
标题: FPGA当寄存器一样,被DSP访问
本帖最后由 lvben5d 于 2011-7-4 09:56 编辑 6 j4 |" k. Q$ i7 A" ~* b

' C4 A& b! d" I0 t8 I# {3 ?   请教,mainsysterm控制memory controler的时序,在CPLD中是否可以内部综合实现。memory controler只是连接外部SRAM的输入输出口,时序还是需要mainsysterm来控制。但对于外围DSP来说,是否可以不提供读写SRAM时序来获得SRAM数据,因为这样会占用DSP任务(开定时器来提供不同阶段的时序),我想这样处理,DSP访问FPGA就像访问寄存器一样(靠FPGA内部自动来实现读写SRAM的时序),DSP只需要放数据,接着设置读或写,然后等中断,等中断的时候,FPGA实现了访问SRAM获得数据,然后告知DSP中断发生,即数据已经准备在端口上了!always@*  这个*代表所有敏感事件,那么在memory controler里,改变敏感事件,从而自动触发下一时序? 希望多多指教。
我的Q是385157936 ) {6 o. q4 G8 ^7 F. |# _

, y; m9 W9 ~- E, J
; }5 L/ e. G# @$ e, z' t% n% m2 W) o

3.jpg (26.3 KB, 下载次数: 10)

3.jpg

作者: lvben5d    时间: 2011-7-15 21:42
经过2星期的自学,此问题已经被我搞定。<FPGA Prototyping by Verilog Examples>这本英文书籍,值得新手去看。
作者: juanc1234    时间: 2012-3-9 16:10
厉害




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2