EDA365电子论坛网

标题: 基础知识:常见IC封装术语详解(下) [打印本页]

作者: reasonant-j    时间: 2021-5-11 10:41
标题: 基础知识:常见IC封装术语详解(下)
31、MQFP(metric quad flat package)
2 e+ Q5 H( O0 E" X. L8 C& s
6 `" n" v" O% B' R( |& S7 c, x    按照JEDEC(美国联合电子设备委员会)标准对QFP 进行的一种分类。指引脚中心距为 0.65mm、本体厚度为3.8mm~2.0mm 的标准QFP(见QFP)。0 m+ A# y: Q' i. @2 \, d$ G

8 ^, U6 r0 ]: ]3 n' G    32、MQUAD(metal quad). S9 d. o/ }! f7 I+ I
& \  N& N! S% s; ]5 ?& A
    美国Olin 公司开发的一种QFP 封装。基板与封盖均采用铝材,用粘合剂密封。在自然空冷条件下可容许2.5W~2.8W 的功率。日本新光电气工业公司于1993 年获得特许开始生产 。2 o* Q2 w" y% S4 i: j0 W

, x% V! Q  k1 U6 }( l    33、MSP(mini square package)7 p2 w, g0 u. D

' @* G; f+ c8 b5 t    QFI 的别称(见QFI),在开发初期多称为MSP。QFI 是日本电子机械工业会规定的名称。% I9 Z7 P9 M: M
# {7 G: r  ?8 f+ `+ h, W& e
    34、OPMAC(over molded pad array carrier)
' S/ l7 f. Z+ C9 s' _( o, m9 M* x0 |
    模压树脂密封凸点陈列载体。美国Motorola 公司对模压树脂密封BGA 采用的名称(见 BGA)。
' h# P% D1 b: S/ R
, s4 l' R+ `% M0 s- E5 S    35、P-(plastic)( Q6 u- ]  B% v1 a

7 n$ s% \2 w, l, Q( t    表示塑料封装的记号。如PDIP 表示塑料DIP。
+ s* E' f/ M0 j5 Z
9 b4 @( O( {" O2 W6 w& F    36、PAC(pad array carrier)" c5 F% I" m9 K) T

: m3 o- {' r" }3 K    凸点陈列载体,BGA 的别称(见BGA)。
, X. U/ t8 i6 y7 k, W' \) f" a* f
    37、PCLP(printed circuit board leadless package)
" g8 V9 E) v" \- W9 r9 }6 C7 J
( `6 F# v  U8 k% p/ K6 O    印刷电路板无引线封装。日本富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN)。引
0 R" E* C; L( f/ i
* D' b, O* K3 t: t0 H    脚中心距有0.55mm 和0.4mm 两种规格。目前正处于开发阶段。& f$ L  k% w4 e( V; @. G$ a5 z' Z# w+ K
) F. R) \- @3 N, [" d) k# P
    38、PFPF(plastic flat package)
+ c& C# u8 c3 j' A% `* l! P8 s9 Y) r1 z9 a: r- C+ P
    塑料扁平封装。塑料QFP 的别称(见QFP)。部分LSI 厂家采用的名称。
- {+ Q- o* }9 G: E( ?! x
' H) U' H: ^3 ~3 ?' |    39、PGA(pin grid array)
8 s' R* X2 X6 W% h& {! I; `' U9 [: F& _7 q9 m6 ?
    陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都采用多层陶瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模逻辑 LSI 电路。成本较高。引脚中心距通常为2.54mm,引脚数从64 到447 左右。 了为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64~256 引脚的塑料PGA。 另外,还有一种引脚中心距为1.27mm 的短引脚表面贴装型PGA(碰焊PGA)。(见表面贴装 型PGA)。
+ ]: y9 H& s0 g2 ^8 c6 ?8 |9 Z" ?
( w: g4 r* O4 f* Q- O, ], T    40、piggy back
* B9 O2 x3 Y4 J+ H5 I( F* H
- v& G" w: S* x' E$ A' W% b    驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN 相似。在开发带有微机的设 备时用于评价程序确认操作。例如,将EPROM 插入插座进行调试。这种封装基本上都是 定制 品,市场上不怎么流通。
1 D! w$ @. _& X6 a" l3 ?3 S" b- l6 G
    41、PLCC(plastic leaded chip carrier)
% R1 ~4 a! U8 O1 e8 O" Z
! B9 h9 F9 [! f  a2 p$ R    带引线的塑料芯片载体。表面贴装型封装之一。引脚从封装的四个侧面引出,呈丁字形,是塑料制品。美国德克萨斯仪器公司首先在64k 位DRAM 和256kDRAM 中采用,现在已经 普 及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距1.27mm,引脚数从18 到84。 J形引脚不易变形,比QFP 容易操作,但焊接后的外观检查较为困难。 PLCC 与LCC(也称QFN)相似。以前,两者的区别仅在于前者用塑料,后者用陶瓷。但现 在已经出现用陶瓷制作的J 形引脚封装和用塑料制作的无引脚封装(标记为塑料LCC、PC LP、P -LCC 等),已经无法分辨。为此,日本电子机械工业会于1988 年决定,把从四侧引出J形引 脚的封装称为QFJ,把在四侧带有电极凸点的封装称为QFN(见QFJ 和QFN)。+ ^, s( q' ^* U( b/ d! A- ?

; s: j; D2 p+ I* k3 ~    42、P-LCC(plastic teadless chip carrier)(plastic leaded chip currier)
6 @; o% E( \0 b4 n
/ a4 f* p* X0 x5 e    有时候是塑料QFJ 的别称,有时候是QFN(塑料LCC)的别称(见QFJ 和QFN)。部分6 }/ i0 O& Q9 U
4 Y4 {0 o. x7 o: |3 D* Z
    LSI 厂家用PLCC 表示带引线封装,用P-LCC 表示无引线封装,以示区别。
- r' n7 Z% g- C6 `  b. P1 o% w: x# V" t
    43、QFH(quad flat high package)
; P+ L" F) b8 y
5 L; q$ k2 \2 D( O$ \$ \    四侧引脚厚体扁平封装。塑料QFP 的一种,为了防止封装本体断裂,QFP 本体制作得 较厚(见QFP)。部分半导体厂家采用的名称。
1 n" K) e& m( @1 a& j' ], s9 C3 Z" f  E8 C$ d( Z* e! [' u1 ?9 q1 h! _
    44、QFI(quad flat I-leaded packgac)6 ~. Q1 h# h; @: w7 T- S6 l# T- m
, O4 Q; t7 u7 v9 m' {
    四侧I 形引脚扁平封装。表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I 字。也称为MSP(见MSP)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面 积小于QFP。 日立制作所为视频模拟IC 开发并使用了这种封装。此外,日本的Motorola 公司的PLL IC 也采用了此种封装。引脚中心距1.27mm,引脚数从18 于68。. ?6 m, P3 i/ t8 a

% x- S7 m/ b9 }! S2 Q# y    45、QFJ(quad flat J-leaded package)8 j3 {3 S+ Y$ ], a) E
. j1 O0 }+ v8 T( ^
    四侧J 形引脚扁平封装。表面贴装封装之一。引脚从封装四个侧面引出,向下呈J 字形。是日本电子机械工业会规定的名称。引脚中心距1.27mm。
4 _* f7 p* U) M" z$ T1 g) L, H
$ V! A- m9 W, w4 F    材料有塑料和陶瓷两种。塑料QFJ 多数情况称为PLCC(见PLCC),用于微机、门陈列、 DRAM、ASSP、OTP 等电路。引脚数从18 至84。" X, ~  i, Q6 W! j& m8 `: D9 Z6 i5 P
! _' z0 p9 ^% {
    陶瓷QFJ 也称为CLCC、JLCC(见CLCC)。带窗口的封装用于紫外线擦除型EPROM以及带有EPROM的微机芯片电路。引脚数从32 至84。0 t' Y! }& q( w
, t6 P  h5 g: d, ?- l
    46、QFN(quad flat non-leaded package)3 t" p/ A$ G$ ?) G5 o" V
/ e5 F8 V7 Q5 t6 p( w# u( c
    四侧无引脚扁平封装。表面贴装型封装之一。现在多称为LCC。QFN 是日本电子机械工业 会规定的名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP 小,高度比QFP低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电极触点难于作到QFP 的引脚那样多,一般从14 到100 左右。 材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。7 V/ u+ o1 U% X$ O

7 |+ Y; J5 D) j, _+ t4 p    塑料QFN 是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm 外, 还有0.65mm 和0.5mm 两种。这种封装也称为塑料LCC、PCLC、P-LCC 等。( Z' j6 z7 r9 {$ K- n
- ^, w# O, u8 v/ K
    47、QFP(quad flat package)
  r- z3 k1 [9 X5 B
1 j% R) e. u: w7 x    四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时, 多数情 况为塑料QFP。塑料QFP 是普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字 逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI电路。引脚中心距有1.0mm、0.8mm、 0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中多引脚数为304。# K2 i: O3 R6 K4 d

, y. O) ?7 M: B$ |0 Y/ l/ g/ P1 N    日本将引脚中心距小于0.65mm 的QFP 称为QFP(FP)。但现在日本电子机械工业会对QFP 的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为 QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种。8 M. B: N0 m/ `
3 ~$ Y+ m. W- J& F% ~
    另外,有的LSI厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP。 但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP,至使名称稍有一些混乱。QFP的缺点是,当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂 保护环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专用夹 具里就可进行测试的TPQFP(见TPQFP)。 在逻辑LSI 方面,不少开发品和高可靠品都封装在多层陶瓷QFP里。引脚中心距为 0.4mm、引脚数多为348 的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见Gerqa d)。6 h0 }5 ]3 ?* ^8 S

5 U  U) D- ~. f3 i* \' A    48、QFP(FP)(QFP fine pitch)
: S0 c# ?  r( ?- y9 y, X1 L: h. p  }- K
    小中心距QFP。日本电子机械工业会标准所规定的名称。指引脚中心距为0.55mm、0.4mm 、 0.3mm 等小于0.65mm 的QFP(见QFP)。
& t( [0 l, X2 k; D. {3 ~/ D  ?3 F1 d' B: _) b/ y2 G$ j- }, i
    49、QIC(quad in-line ceramic package)  N& ^! R0 }7 j# ]0 x
8 L2 s* I/ c' ]- _
    陶瓷QFP 的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。
9 m' F" S9 |5 O3 [. \& @) K& Y6 _7 y+ {' L* E
    50、QIP(quad in-line plastic package)! Z9 d9 F, |* F1 Q. \* P
  Q& I8 |# s2 H3 G. H( E
    塑料QFP 的别称。部分半导体厂家采用的名称(见QFP)。
8 n% n. M4 s' h5 |/ r- N/ e3 Y/ X: \9 v5 |2 b' ~
    51、QTCP(quad tape carrier package)
/ X# b) E% g. y) u% a) t% H) y2 M" M) E5 M
    四侧引脚带载封装。TCP 封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利用TAB 技术的薄型封装(见TAB、TCP)。
5 F/ w, ]& z1 H# _! U  i) Y: \- b# ], f
    52、QTP(quad tape carrier package)' }% p3 y5 P) }9 {1 {8 ~! P

) a: I' G( \% `    四侧引脚带载封装。日本电子机械工业会于1993 年4 月对QTCP 所制定的外形规格所用的名称(见TCP)。
  [" R: G( X+ x! S7 O" l) n. ?4 [. \8 _# Z* C% M
    53、QUIL(quad in-line)& u, |' C3 `- g6 R* W3 W4 o- M6 C

2 I4 t4 w" j3 O7 [    QUIP 的别称(见QUIP)。: x" B4 U% }' n) r8 B+ q! b" R
9 R, p( r  N4 u8 z' A6 w5 Q# N6 R
    54、QUIP(quad in-line package)" C- J, q7 E3 h1 S1 J

1 |& G- a& k) `: Z  M9 y0 ]    四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚中心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板 。是比标准DIP 更小的一种封装。日本电气公司在台式计算机和家电产品等的微机芯片中采用了些种封装。材料有陶瓷和塑料两种。引脚数64。
% x+ O: F% Y* j9 E: U
7 X. ?& B6 V; r" B+ k6 r! I    55、SDIP (shrink dual in-line package)
" Y8 F: f; @/ k: Z* E
) U' L" Z! I; H  g# }. H    收缩型DIP。插装型封装之一,形状与DIP 相同,但引脚中心距(1.778mm)小于DIP(2.54 mm),
4 N7 @' A+ c7 E8 R3 e, c8 O, i4 h1 d& _% O2 z. m+ {! z2 Y% U
    因而得此称呼。引脚数从14 到90。也有称为SH-DIP 的。材料有陶瓷和塑料两种。* n4 h  P/ S3 v& B

; I  S" r# S+ i- R: H3 G0 U8 s    56、SH-DIP(shrink dual in-line package)6 d( @1 X7 Z: M  x4 J

1 ]8 `2 i, C" F( v% L. `& @* |( h  G    同SDIP。部分半导体厂家采用的名称。2 @; P+ P; _* L1 k% x, V7 M2 n

" w: @( M; I. r4 Y# |/ ?0 p( k! k    57、SIL(single in-line)
1 d9 v2 y& P( ]! X  ]  w% g* a# h# c% w' G
    SIP 的别称(见SIP)。欧洲半导体厂家多采用SIL 这个名称。3 p) [' y, i) @5 F  M

% ^5 d/ ~0 m, G" W+ i. V    58、SIMM(single in-line memory module)0 X1 H: X. D- K# [; Z3 L
& b0 }7 }7 q  i* L4 h
    单列存贮器组件。只在印刷基板的一个侧面附近配有电极的存贮器组件。通常指插入插 座 的组件。标准SIMM 有中心距为2.54mm 的30 电极和中心距为1.27mm 的72 电极两种规格 。 在印刷基板的单面或双面装有用SOJ 封装的1 兆位及4 兆位DRAM 的SIMM 已经在个人计算机、工作站等设备中获得广泛应用。至少有30~40%的DRAM 都装配在SIMM 里。4 X- s# C4 m  F6 {7 v

" e8 e3 R3 v* M0 s  z+ v    59、SIP(single in-line package)# J" W& f: |; g" [* j+ ~  D1 q
& r, s$ i" Z$ y0 Y7 D
    单列直插式封装。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时 封 装呈侧立状。引脚中心距通常为2.54mm,引脚数从2 至23,多数为定制产品。封装的形状各异。也有的把形状与ZIP 相同的封装称为SIP。
3 \( u! f+ T& C6 I7 |
0 v" B$ m' N: {    60、SK-DIP(skinny dual in-line package)
; g3 j, P9 v# `1 E6 e0 g  i0 T* R( p. ]1 D# G6 I2 U
    DIP 的一种。指宽度为7.62mm、引脚中心距为2.54mm 的窄体DIP。通常统称为DIP(见 DIP)。( c. P2 j# j/ \
$ g( d' j9 |5 [* U
    61、SL-DIP(slim dual in-line package)
' d) b2 d! N3 \7 n
! o0 i' l! i  i    DIP 的一种。指宽度为10.16mm,引脚中心距为2.54mm 的窄体DIP。通常统称为DIP。9 m8 f- x4 S, n  S) e3 n3 j( j2 a
' L  h: {5 s! N0 p+ ]
    62、SMD(surface mount devices); ?9 {$ s) J2 i, b( ]! Q/ o/ S+ J
. D/ m+ n" H3 w* |
    表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD(见SOP)。! E- O6 A+ d/ n$ t

8 ^4 i9 n0 W5 k9 W5 O* h' l1 ^    63、SO(small out-line)9 ]' |0 Q# j, _+ Q$ T! q

! R( }: v; O. `# |; m3 e# D/ Y    SOP 的别称。世界上很多半导体厂家都采用此别称。(见SOP)。
4 }1 V$ a+ x( m" t8 U( Y/ M- v# ^% c+ s
    64、SOI(small out-line I-leaded package)" A5 D  n9 g. H. g" f- S, J' y
6 T* P7 N5 z# Q" w( l) s0 T! j
    I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心 距 1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引 脚数 26。- L4 s: v* x7 ^8 L
1 j9 K  i' Q/ R/ B6 x& h( h3 X+ Q
    65、SOIC(small out-line integrated circuit)% {- k& Y; U% t* d( b' |
# s/ |5 I! `, e3 ?" }6 H0 G
    SOP 的别称(见SOP)。国外有许多半导体厂家采用此名称。
# ^- h' x0 T- v& Z& b# ]
- _4 d2 a, E* T8 v2 f' e    66、SOJ(Small Out-Line J-Leaded Package)' v& J$ P, ~1 B  g) i) y

! T* s% ?, t* H- u    J 形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J 字形,故此 得名。 通常为塑料制品,多数用于DRAM 和SRAM 等存储器LSI 电路,但绝大部分是DRAM。用SO J 封装的DRAM 器件很多都装配在SIMM 上。引脚中心距1.27mm,引脚数从20 至40(见SIMM )。! i- p+ p3 E, x
: t/ S4 S: @" E
    67、SQL(Small Out-Line L-leaded package)! [% {+ s$ @4 v3 ~
( m. H; I. w' a) S9 d! @) O
    按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP)。' _0 z' n' m' e  o  [' f' p

% w8 v" L) M& U) |2 |( P$ _    68、SONF(Small Out-Line Non-Fin)0 [0 j* k% B) s9 g

$ v4 ?  i0 W1 ]$ ^" g4 X" \    无散热片的SOP。与通常的SOP 相同。为了在功率IC 封装中表示无散热片的区别,有意增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。
8 T& i; t7 H* [' T+ \% R$ ?. r( C: w5 U
    69、SOF(small Out-Line package)% ^7 a7 R2 Z5 `; Y; R; x# l
2 m, w3 x. f# Z# I9 v
    小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有 塑料 和陶瓷两种。另外也叫SOL 和DFP。
7 L" E/ K+ @3 E5 Y
  I+ b1 D) s6 P* j; D' k    SOP 除了用于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不 超过10~40 的领域,SOP 是普及广的表面贴装封装。引脚中心距1.27mm,引脚数从8 ~44。- V- Q0 n+ _$ `: I1 c% I& T! X$ e
# [6 L7 L3 B, [. J. T; i
    另外,引脚中心距小于1.27mm 的SOP 也称为SSOP;装配高度不到1.27mm 的SOP 也称为 TSOP(见SSOP、TSOP)。还有一种带有散热片的SOP。
& Y2 \; C: A. e
8 P- }- X% L+ y! ]* C    70、SOW (Small Outline Package(Wide-Jype))
: p( b  {- N9 X9 o- Z' d
7 K, x. _* e" D/ c    宽体SOP。部分半导体厂家采用的名称。
1 r! [! J" m+ w3 s7 F5 N5 m) V8 _5 r' w0 g1 f1 @

作者: weqewq    时间: 2021-5-11 11:31
OPMAC(over molded pad array carrier)"
作者: 青藤门下一走狗    时间: 2024-10-23 10:18
学习




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2