EDA365电子论坛网
标题:
芯片封装详细介绍
[打印本页]
作者:
plug
时间:
2021-2-3 13:15
标题:
芯片封装详细介绍
一、DIP双列直插式封装
3 R. K, U" P% _8 N
DIP(DualIn-line Package)是指采用双列直插形式封装的
集成电路
芯片
,绝大多数中小规模集成
电路
(IC)均采用这种封装形式,其引脚数一般不超过100个。采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行
焊接
。DIP封装的芯片在从芯片插座上插拔时应特别小心,以免损坏引脚。
4 N: h; z# [7 e/ {
0 b! t, T- Q% Y
DIP封装具有以下特点:
/ }. T. i7 }' t, x/ {! f
|1 z; ~* y2 n" S- B
1.适合在
PCB
(印刷电路板)上穿孔焊接,操作方便。
$ C& {# N3 W* J# l: s4 R! ?
2.芯片面积与封装面积之间的比值较大,故体积也较大。
3 L& s, V U8 C. n( S
$ f$ o, l& j6 X2 \$ m# |1 E
二、QFP塑料方型扁平式封装和PFP塑料扁平组件式封装
' ^& r, R, i+ v1 M6 ]
QFP(Plas
ti
c Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般大规模或超大型集成电路都采用这种封装形式,其引脚数一般在100个以上。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来。采用SMD安装的芯片不必在主板上打孔,一般在主板表面上有设计好的相应管脚的焊点。将芯片各脚对准相应的焊点,即可实现与主板的焊接。用这种方法焊上去的芯片,如果不用专用工具是很难拆卸下来的。
, Y& |0 Z! ]6 m, s* w0 s
PFP(Plastic Flat Package)方式封装的芯片与QFP方式基本相同。唯一的
区别
是QFP一般为正方形,而PFP既可以是正方形,也可以是长方形。QFP/PFP封装具有以下特点:
* B& i4 ~3 C! S( E
2 Q( Q% |. r- N! s6 g. ~
1.适用于SMD表面安装技术在PCB电路板上安装布线。
+ H& B7 t& }9 `# P! G6 _
2.适合高频使用。
; Q+ C: _, l$ s0 C
3.操作方便,可靠性高。
- g1 p3 {% t7 I+ w( v% f
4.芯片面积与封装面积之间的比值较小。
: N! P: o$ n& e4 d8 ]
: U8 T# w; A* i' ]. W8 K
三、PGA插针网格阵列封装
0 w' ?' E6 T! k# }$ z1 E5 h
PGA(Pin Grid Array Package)芯片封装形式在芯片的内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列。根据引脚数目的多少,可以围成2-5圈。安装时,将芯片插入专门的PGA插座。为使CPU能够更方便地安装和拆卸,从486芯片开始,出现一种名为Z
IF
的CPU插座,专门用来满足PGA封装的CPU在安装和拆卸上的要求。
]; G% q0 f7 S+ x3 {" w# r
ZIF(Zero Insertion Force Socket)是指零插拔力的插座。把这种插座上的扳手轻轻抬起,CPU就可很容易、轻松地插入插座中。然后将扳手压回原处,利用插座本身的特殊结构生成的挤压力,将CPU的引脚与插座牢牢地接触,绝对不存在接触不良的问题。而拆卸CPU芯片只需将插座的扳手轻轻抬起,则压力解除,CPU芯片即可轻松取出。
# a3 M4 j9 u/ U; d; f
PGA封装具有以下特点:
7 {/ ?, N- `: R9 c
: L, y- x. Q; a, j4 x9 B
1.插拔操作更方便,可靠性高。
1 ^- q- o# Q% J- l2 ]- W% T/ f
2.可适应更高的
频率
。
$ X- a2 i9 I. t# v& }* V4 C3 d
! L# {/ y; P9 I* m
四、BGA球栅阵列封装
, Z& k+ @" ]* L3 ^ c+ l% P L
随着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为封装技术关系到产品的功能性,当IC的频率超过100MHz时,传统封装方式可能会产生所谓的“CrossTalk”现象,而且当IC的管脚数大于208 Pin时,传统的封装方式有其困难度。因此,除使用QFP封装方式外,现今大多数的高脚数芯片(如图形芯片与
芯片组
等)皆转而使用BGA(Ball Grid Array Package)封装技术。BGA一出现便成为CPU、主板上南/北桥芯片等高密度、高性能、多引脚封装的最佳选择。BGA封装技术又可详分为五大类:
# `& ~ K" D+ b! Q) W* l* [
9 V8 N# g' v5 u+ N3 |# n
1.PBGA(Plasric BGA)基板:一般为2-4层有机材料构成的多层板。Intel系列CPU中,Pentium II、III、IV处理器均采用这种封装形式。
5 @5 u& H" |& f" t
4 o8 ~, U' K' v4 J, h
2.CBGA(CeramicBGA)基板:即陶瓷基板,芯片与基板间的电气连接通常采用倒装芯片(FlipChip,简称FC)的安装方式。Intel系列CPU中,Pentium I、II、Pentium Pro处理器均采用过这种封装形式。
- K7 u+ |6 D8 Y3 L7 C! |- H- V; n) p
* `* [ i) |2 {5 ?1 g
3.FCBGA(FilpChipBGA)基板:硬质多层基板。
' o2 @6 Z. B: H+ d: l. `- Q% u
9 Q; ]9 Q3 W) S& `- A1 u: P
4.TBGA(TapeBGA)基板:基板为带状软质的1-2层PCB电路板。
) c7 w* M1 q W9 N' U( W
0 `* Z5 y! @4 F, i' [, C* c; e
5.CDPBGA(Carity Down PBGA)基板:指封装中央有方型低陷的芯片区(又称空腔区)。
# j) y& f) p- ^' C
BGA封装具有以下特点:
: I z, g* b4 ]& [/ V/ R6 E1 `0 q$ K# a
, Y: X8 d, ?7 O. S/ c. a% A
1.
I/O
引脚数虽然增多,但引脚之间的距离远大于QFP封装方式,提高了成品率。
/ r- d) o( W; r
2.虽然BGA的功耗增加,但由于采用的是可控塌陷芯片法焊接,从而可以改善电热性能。
& z" R1 \& b% p u: I/ y
3.信号
传输
延迟小,适应频率大大提高。
1 k B" h6 b. F) y' I* u1 l
4.组装可用共面焊接,可靠性大大提高。
7 C: r' ?7 n2 b& p+ S2 ^! V
BGA封装方式经过十多年的发展已经进入实用化阶段。1987年,日本西铁城(Ci
tizen
)公司开始着手研制塑封球栅面阵列封装的芯片(即BGA)。而后,摩托罗拉、康柏等公司也随即加入到开发BGA的行列。1993年,摩托罗拉率先将BGA应用于移动电话。同年,康柏公司也在工作站、PC电脑上加以应用。直到五六年前,Intel公司在电脑CPU中(即奔腾II、奔腾III、奔腾IV等),以及芯片组(如i850)中开始使用BGA,这对BGA应用领域扩展发挥了推波助澜的作用。目前,BGA已成为极其热门的IC封装技术,其全球市场规模在2000年为12亿块,预计2005年市场需求将比2000年有70%以上幅度的增长。
5 L- I$ j2 I2 l$ t
五、CSP芯片尺寸封装
1 _4 G. Y- ^! q$ [0 B3 w; V! e
随着全球
电子
产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(Chip Size Package)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。
% n$ s# Q" g6 l- G+ }
CSP封装又可分为四类:
" j8 A) c/ k9 z& l' n+ _# R
; ~8 r t8 d: ^% @+ `" [. T
1.Lead Frame Type(传统导线架形式),代表厂商有富士通、日立、Rohm、高士达(Goldstar)等等。
, a( F* e' ?9 Y; q/ C$ D7 E3 n7 i
& V, J* U0 _+ V Y: G ^5 w
2.Rigid Interposer Type(硬质内插板型),代表厂商有摩托罗拉、索尼、东芝、松下等等。
5 j! \1 K/ L+ s: J% E: A. V _- ^+ ?
- L" s9 n: W" T8 d
3.Flexible Interposer Type(软质内插板型),其中最有名的是Tessera公司的
micro
BGA,CTS的sim-BGA也采用相同的原理。其他代表厂商包括通用电气(GE)和NEC。
0 t& S; K" a' b p# u$ \
% v+ O( u" U* @1 x- u# n, x7 I/ D
4.Wafer Level Package(晶圆尺寸封装):有别于传统的单一芯片封装方式,WLCSP是将整片晶圆切割为一颗颗的单一芯片,它号称是封装技术的未来主流,已投入研发的厂商包括FCT、Aptos、卡西欧、EPIC、富士通、三菱电子等。
3 p M- `+ l/ K
CSP封装具有以下特点:
3 ]# Y8 Y/ r% u7 f
]. _, J- d3 t" ~8 Y: d
1.满足了芯片I/O引脚不断增加的需要。
9 L+ {: k, o0 M; ~) _1 Y
2.芯片面积与封装面积之间的比值很小。
, H8 ?) U8 z' a/ Z4 I8 ?* D
3.极大地缩短延迟时间。
+ ? ?5 i) w- u- {/ Q
- i \3 h0 ?& u2 f4 Y+ x M% S
CSP封装适用于脚数少的IC,如内存条和便携电子产品。未来则将大量应用在信息家电(IA)、数字电视(DTV)、电子书(E-Book)、
无线
网络WLAN/GigabitEthemet、ADSL/
手机
芯片、蓝芽(Bluetooth)等新兴产品中。
) l! s& S! y1 Q6 s1 f) p( B
六、MCM多芯片模块
' Y' G) n- T2 r0 z! r7 C
为解决单一芯片集成度低和功能不够完善的问题,把多个高集成度、高性能、高可靠性的芯片,在高密度多层互联基板上用SMD技术组成多种多样的电子模块系统,从而出现MCM(Multi Chip Model)多芯片模块系统。MCM具有以下特点:
& l) B; ?. b- z5 R( F% C( |. S
5 |/ }& o$ y, v1 {/ D; f
1.封装延迟时间缩小,易于实现模块高速化。
1 @ I1 `* o$ n' ?) i4 G
2.缩小整机/模块的封装尺寸和重量。
: O: W% S6 u) E8 P$ O5 L; O
3.系统可靠性大大提高。
& k# P# l4 G9 k4 G$ ?* k
总之,由于CPU和其他超大型集成电路在不断发展,集成电路的封装形式也不断作出相应的调整变化,而封装形式的进步又将反过来促进芯片技术向前发展
1 |! c& S4 \9 J
作者:
SIN2020
时间:
2021-2-3 13:46
是的,随着全球电子产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(Chip Size Package)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。
作者:
lhprjj
时间:
2021-2-18 15:49
学习了,感谢分享
作者:
rergr
时间:
2021-6-18 16:54
采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上
6 h8 @$ ?3 u7 S( m5 R: r
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2