EDA365电子论坛网

标题: 怎么滤除图中窄的那个脉冲信号。急等。。。 [打印本页]

作者: zhengzheng    时间: 2011-3-27 00:44
标题: 怎么滤除图中窄的那个脉冲信号。急等。。。
如图,我是两个脉冲叠加成的,一个脉冲周期为20US,占空比为50%,窄的脉冲周期也是20US,占空比为5%,后者延迟11US。现在我是想把这这个波形中的窄的那个脉冲完全滤除掉,输出波形就是和我前一个波形一样,周期20US,占空比50%。想了一个方法,就是加了一个RC,后面接一个比较器,将比较器的门限设的高于小脉冲充电最高电压,输出倒是能把窄的脉冲去除掉,但是波形相位和占空比都会发生变化,相位变倒是没关系,占空比减小不能接受,请教高手能不能帮我想想怎么解决啊。。。。急等。。。
作者: rogetxu    时间: 2011-3-27 15:36
如脉冲周期,占空比已知固定。这个简单。6 q4 `& G! z, w' A* d: a& p
将具体要求画出?输入,输出要求的波形?
作者: jacklee_47pn    时间: 2011-3-27 16:57
本帖最后由 jacklee_47pn 于 2011-3-27 16:59 编辑
0 C# }# b8 P; U  L* D2 o$ }7 T( h* s6 Q) I; X5 O8 h1 _2 x
理論上RC后面要接舒密特觸發(Schmitt Triggers) 電路,不是比较器.  這個舒密特觸發電路要能調Voltage trigger high 和Voltage trigger low, 這樣子相位會稍微偏移,但是占空比應該還是正確的.
作者: zhengzheng    时间: 2011-3-27 20:09
输入正常就应该是周期20US,占空比50%,但是不正常的时候就会出现如图那样一个窄的脉冲,现在就是想要把它去掉,输出还是20US,占空比50%。图上是我仿真软件模拟的一个带干扰的输入信号。那个窄的脉冲有1US的时间。
作者: zhengzheng    时间: 2011-3-27 20:12
三楼的能不能说的详细一点啊??我开始也试着用74HC14做了一下,完全不行啊。。。
作者: jacklee_47pn    时间: 2011-3-27 20:35
實際要不斷的試驗, 調整RC時間長數, 然後再調整舒密特的電壓. 原理如附圖.  PS:此圖是反向舒密特輸出.

RC.JPG (57.46 KB, 下载次数: 7)

RC.JPG

作者: rogetxu    时间: 2011-3-28 18:59
用RC,和施密特电路整形有时延,脉冲宽度不对。
2 ^& ]* o8 q0 B0 [这个电路可以简单的利用下降沿延时屏蔽后面的窄脉冲。
作者: zhengzheng    时间: 2011-3-29 16:13
改变RC的放电回路,调整RC的充放电时间,比较器加了迟滞回路,也就是有了6楼说的舒密特特性,占空比算是调的很接近50%了,7楼有什么更好的办法吗??说的详细点啊,谢了,呵呵
作者: rogetxu    时间: 2011-3-29 19:42
你能用TTL OR CMOS logic 吗?
作者: zhengzheng    时间: 2011-3-30 12:20
TTL,问题是我不知道那个窄的脉冲具体出现在什么位置。




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2