EDA365电子论坛网

标题: 请教:关于PCI总路线走线方式? [打印本页]

作者: cjf    时间: 2007-11-1 10:41
提示: 作者被禁止或删除 内容自动屏蔽
作者: alooha    时间: 2007-11-1 11:05
提示: 作者被禁止或删除 内容自动屏蔽
作者: wing    时间: 2007-11-2 13:49
提示: 作者被禁止或删除 内容自动屏蔽
作者: yangcanhui07    时间: 2007-11-2 14:22
shortes  比较省空间.因为是中间驱动,所以反射要难控制点,驱动能力要求高点.0 w8 o3 _( o/ W# N, q$ V9 u% G7 g
没走过PCI,不知道对不对
作者: cjf    时间: 2007-11-2 16:32
提示: 作者被禁止或删除 内容自动屏蔽
作者: Allen    时间: 2007-11-3 20:30
PCI总线的电平是靠反射叠加达到满幅度的,不管驱动能力有多强,只能采用图中第一种方式驱动,即菊花链驱动,这是PCI总线比较独特的地方。
作者: yangcanhui07    时间: 2007-11-5 11:39
偶像
作者: forevercgh    时间: 2007-12-24 09:58
原帖由 allen 于 2007-11-3 20:30 发表
* ^& C% I5 k7 i" a: P: F* q" F9 p: Z2 BPCI总线的电平是靠反射叠加达到满幅度的,不管驱动能力有多强,只能采用图中第一种方式驱动,即菊花链驱动,这是PCI总线比较独特的地方。

' P$ R& Y: J, i* ]5 i
5 o& a" L- t: S# E, f/ ?+ O反射叠加,讲的好!
作者: rjc    时间: 2008-2-17 19:44
又学习到一点东西~~~
作者: kyzone    时间: 2008-6-1 14:58
偶像
作者: zsq0503    时间: 2008-6-2 15:03
两者拓扑方式不同,第一种是菊花链型,第二种是星型拓扑的变化.菊花链拓扑负载间影响较大,不过总线传输比较稳定.星型拓扑负载间影响较小,但要求驱动能力强.PCI总线的传输必须要使用菊花链拓扑.个人意见!
作者: numbdemon    时间: 2008-6-2 15:19
原帖由 zsq0503 于 2008-6-2 15:03 发表
  j6 Q( ?- i* d+ D+ T( ^0 ?两者拓扑方式不同,第一种是菊花链型,第二种是星型拓扑的变化.菊花链拓扑负载间影响较大,不过总线传输比较稳定.星型拓扑负载间影响较小,但要求驱动能力强.PCI总线的传输必须要使用菊花链拓扑.个人意见!
( e' v/ ?8 t/ g  X6 S% b
同意
作者: 醉酒青牛    时间: 2008-6-12 22:15
唉,太深奥了,看不懂啊,
作者: ccddll    时间: 2008-6-18 16:42
提示: 作者被禁止或删除 内容自动屏蔽
作者: cherry5767    时间: 2008-6-19 19:30
除了走菊花链外,对PCI的等长也有要求,从始端到末端误差必须在1500MIL以内
作者: michaelw_wang    时间: 2008-6-25 07:12
Both of the 2 diagrams are daisy-chain - just cpu is in different location. since any device could be master, the cpu makes no differences with others. Cpu usually has abiter, no related to data signals.6 r! j- g: \: H$ a$ ~8 a# T) t

9 q# K/ h. I1 j. v5 ~. XMy opinin: Both are OK.
作者: wdckill    时间: 2008-7-23 11:54
CLK线要求固定2.5INCH
作者: survive_man    时间: 2008-9-12 22:12
PCI总线 俺没听说有长度要求啊'
  i' U$ o/ y' S/ h8 C8 JPCI也就最高66HZ,输出的建立保持时间远远大于输入的建立保持时间,有必要等长吗?; ]0 t8 o- \; B, j0 u
另外好象我仿真和测试得到的结论,PCI的驱动都是很强的.两种拓扑其实都是可以的,就看你仿真的结果这么样了,驱动很强,应该也可以.
作者: ieracll    时间: 2008-9-18 10:55
理论上规定是说必须走菊花链,但实际走 T形也可以。
, m( U4 l  y3 |) H2 k$ |电脑主板上的PCI 走线就几乎做不到走菊花链,T 形走线也一样可以用。
作者: armtt6    时间: 2008-9-19 12:35
学习学习,长长见识。
作者: libsuo    时间: 2008-9-20 09:03
学习,没做过PCI
作者: fenghaili    时间: 2009-3-11 16:39
看看是什么
作者: yxx19852001    时间: 2009-3-12 09:33
大家谈的很精辟!呵呵
作者: fishyu    时间: 2009-4-28 17:47
哦也
作者: lt169    时间: 2009-5-14 10:04
实际上很难在板子上做到菊花链。T型和远端簇形是经常采用的。大家可以看看PC主板。& J7 v2 [" g! j, o, K
PCI时钟要求在2.5英寸是之在PCI板卡上,不是PC主板上的PCI时钟。
作者: weign    时间: 2009-5-14 16:51
我想问下 PCI 的复位信号rst走线有什么特殊要求吗?




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2