EDA365电子论坛网

标题: speed2000DDR仿真波形不正常 [打印本页]

作者: keepwalking    时间: 2020-12-3 17:21
标题: speed2000DDR仿真波形不正常
用SPEED2000仿真DDR4的波形,地址线和CLK线看起来还行,但是data和DQS波形就不正常了,幅度太大。同样的板子用systemsi仿真了一遍,结果也一样。是我哪里设置的不对啊,求助。
0 l# h* K- l) Y6 A7 m' C! j/ h5 ]

A0_u4.png (29.33 KB, 下载次数: 1)

A0_u4.png

DQ0.png (30.44 KB, 下载次数: 6)

DQ0.png

DQS0_T.png (32.84 KB, 下载次数: 7)

DQS0_T.png

作者: zhangyihua51    时间: 2020-12-3 22:05
:):):)
作者: dzkcool    时间: 2020-12-4 09:11
调整odt看看,可以把文件发出来或者把设置截图出来,这样才能更准确的判断问题所在。
作者: 钓鳌牧马    时间: 2020-12-4 10:39
没接ODT
作者: keepwalking    时间: 2020-12-4 15:29
昨天只试了没有ODT与40R odt的情况。刚试了240R odt,结果已经符合AC100/DC75门限电平了。多谢阿杜老师与楼市的兄弟,还是缺乏实验精神啊。不过为啥幅度还是这么大,1.5V的幅度了。

DQ0_ODT-240R.png (28.66 KB, 下载次数: 6)

DQ0_ODT-240R.png

DQS_T_ODT-240R.png (28.82 KB, 下载次数: 1)

DQS_T_ODT-240R.png

作者: hyxs714154    时间: 2020-12-5 12:29
keepwalking 发表于 2020-12-4 15:29& j- O9 L& K& d7 g! A: ~0 L4 M6 B
昨天只试了没有ODT与40R odt的情况。刚试了240R odt,结果已经符合AC100/DC75门限电平了。多谢阿杜老师与楼 ...

" \5 k0 z  L) \. P, NODT越大幅度越大" @6 W* ^  i8 P# C" w

作者: 回忆是老fsaer    时间: 2021-6-25 13:36
感谢,学习了。




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2