EDA365电子论坛网

标题: 为何DC-DC 功率电感下方不该铺铜跟走线 [打印本页]

作者: grand    时间: 2020-11-19 13:47
标题: 为何DC-DC 功率电感下方不该铺铜跟走线
为何DC-DC 功率电感下方不该铺铜跟走线. }! ?! ]& [( V& `8 w4 D# [6 C3 F

作者: tend    时间: 2020-11-19 15:11
你这种连接方式非常不合理,你可以看看TI电源芯片的EVM板,都没有这样连接的 GND和芯片肚子底下的thermal pad直连,可以增强散热,而不是像图中单线连接 芯片左边第4脚与thermal pad连接,去掉电感下面的GND
作者: freedom1    时间: 2020-11-19 18:19
如果芯片有AGND,外部器件的AGND连接在一起,然后同过芯片的AGND与芯片底下的thermal pad单点连接
作者: THL    时间: 2020-11-23 09:46
电感在处理开关斩波信号的时候,可是一个强辐射源,电感下面铺地的话,辐射信号很容易把临近的地网络或者信号网络干扰了。
作者: 128bit    时间: 2020-11-24 14:28
电感下方不走线好理解是EMI干扰,为什么不铺地?多层板基本上没有电感的闭合磁通路
作者: ant.lee    时间: 2020-11-28 22:00
DCDC为开关电源,电源线的频谱非常丰富,下边铺铜大概率会将噪声串扰至别处,导致EMI问题;
作者: HH1234zxc    时间: 2020-12-2 08:46
观摩学习
作者: 云海之波    时间: 2023-6-7 19:00
看看
作者: liang007008    时间: 2023-11-23 15:23
学习一下




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2