高速信号完整性及Checklist 1.信号完整性概述4 R# M6 v2 Y) L" y- E. O6 w 1.1信号完整性应用环境 对于低频设计,互联和板层的影响可以不考虑,信号完整性主要是针对高速电路,高速电路有两个方面的含义。% M' ]. ?" L' d5 m3 X7 O 一方面是频率高,通常认为数字电路的频率达到或超过45MHz至50MHz,并且工作在这个频率之上的电路已经占到了整个电路的三分之一,就称为高速电路。 另一方面是对高速进行了量化的定义,当电路中的数字信号在传输线上的延迟大于1/6的上升时间时,也被称为高速电路。) D' N/ z- E4 r& v8 i* @% ~ 1.2 广义的信号完整性 ' ^0 f5 B7 q7 N2 Z* `% w& z: j2 i 信号完整性研究的对象是数字信号,数字信号的非理想退化呈现一种模拟效应。其原因是非常短的数字前后沿包含丰富的高频成分,数字信号也因此被称为宽带信号。'+ X$ i4 z8 t |8 e5 J5 x& _" ? ) k# }0 f) Y3 T9 ~ |
| 欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) | Powered by Discuz! X3.2 |