EDA365电子论坛网

标题: 高速串口PCB走线长度判定 [打印本页]

作者: RickGao    时间: 2020-10-23 20:32
标题: 高速串口PCB走线长度判定
像PCIE/SATA/USB这种高速串行接口,在设计PCB的时候,我们怎么去判断走线长度是否有风险?
5 d2 P2 b# a. i: P& z协议规范里面可以找到回损指标,但是这个指标是表示阻抗(频域)连续性的,插损才会设计线长,而协议规范里好像没有提到插损指标,可能是我没找到?
- x3 i& U4 a# j我的理解是,即使通过仿真,没有具体插损指标,应该也没办法直接判定走线长度是否安全。# s3 D7 v3 ~( s) h4 ^5 x

& M' B% |4 w6 W7 Q2 u5 A( ?* c希望大佬们释疑!* m/ Z7 b  m$ D) |* F$ o/ R
3 A) Y6 S0 |1 w) V

作者: tend    时间: 2020-10-26 09:12
还是有办法判断的
作者: startostar    时间: 2020-10-26 09:22
关系到走线长度:长度<1/4波长
作者: RickGao    时间: 2020-10-26 09:23
tend 发表于 2020-10-26 09:126 A; x. P9 u  q/ B! c0 |+ c
还是有办法判断的
* G$ L3 F/ t6 J( `
那你怎么判断呢?可否分享一下?- I. W3 i. U! L: v! A, b& r

作者: RickGao    时间: 2020-10-26 09:25
startostar 发表于 2020-10-26 09:22$ l; C" C/ I/ G. r
关系到走线长度:长度

0 s$ h3 C+ {* q0 o+ C我的理解是,一般射频信号会去考虑走线长度和波长的关系,高速信号一般都是参考指标的?2 B# S: N7 x! E, r3 E1 o8 M
你这个关系对应的依据是什么呢?' o3 i! o6 g9 ?5 [8 `3 W$ k

作者: startostar    时间: 2020-10-27 13:42
RickGao 发表于 2020-10-26 09:25
5 W& q7 Q8 v! a% S: B我的理解是,一般射频信号会去考虑走线长度和波长的关系,高速信号一般都是参考指标的?  _' O1 e. B, G& R1 e
你这个关系对应 ...
/ w( y$ A7 p. ^4 Y1 g# m
可以参考高速信号信号完整性相关理论,主要考虑电压信号反射
作者: RickGao    时间: 2020-10-27 19:50
我的思路是去规范里面找插损值,然后根据单位线损去估算PCB上最大线长,但是规范里面找不到插损指标,网上也找不到,是不是我的思路错了?有没有新的思路分享一下?
作者: RickGao    时间: 2020-10-28 10:12
RickGao 发表于 2020-10-27 19:50# K3 m& Y8 U4 e( V$ ~
我的思路是去规范里面找插损值,然后根据单位线损去估算PCB上最大线长,但是规范里面找不到插损指标,网上 ...

5 i! A' L4 x  D: [+ ]8 n, c
8 p% G  Y$ |1 W2 E' p! X! l: y+ h' d% V$ a9 Y/ X

作者: RickGao    时间: 2020-10-28 10:13
RickGao 发表于 2020-10-27 19:50& ~+ F. {7 _2 u
我的思路是去规范里面找插损值,然后根据单位线损去估算PCB上最大线长,但是规范里面找不到插损指标,网上 ...

: b( h3 a1 v  k& f' P7 ]我可否理解为,需要仿真眼图来判断?; g7 c: L0 m8 x) y, B! V+ Q
延迟,上升/下降时间会影响误码率和信号带宽,对吧?但是要想了解信号经过PCB传输后的延迟,上升时间/下降时间的变化,应该还是要通过仿真才能看到。7 G1 c, R9 x4 W" p: I. B+ v
我找插损指标的目的,是想在不仿真的基础上可以大概判断PCB上走线长度是否安全,所以我需要根据信号的规范,比如PCIE GEN1/2/3的插损指标来对应PCB可以走多长线。+ T$ J( y' h9 c7 c6 Y

作者: t123456    时间: 2020-10-30 06:37
谢谢分享
作者: Dc2024101522a    时间: 2025-5-29 16:54
仅做记录,如图

lf3T7vkQNb.png (10.86 KB, 下载次数: 3)

lf3T7vkQNb.png

作者: 超級狗    时间: 2025-6-2 07:39

4 S& V7 w0 {/ _8 \; MPCI Express® 5.0 Architecture Channel Insertion Loss Budget | PCI-SIG4 v6 y% W$ v. F
" S1 `+ r* g3 i' ], @4 l9 A
( ?) ~- W5 j( m5 A( [/ W

PCIe 5.0 Signal Budget.png (39.75 KB, 下载次数: 1)

PCIe 5.0 Signal Budget.png

PCIe Signal Budget.jpg (15.51 KB, 下载次数: 2)

PCIe Signal Budget.jpg

an835-683852-667071.pdf

4.23 MB, 下载次数: 0, 下载积分: 威望 -5


作者: 超級狗    时间: 2025-6-2 07:49
批西哀醫五點零PCIe 5.0)、批西哀醫六點零PCIe 6.0Signal Budget, T9 n1 w: T& x

  S2 f: M  V" n( ?, ^* P* I. Z

20240808_SSDT-304-1-Franco.pdf

2.73 MB, 下载次数: 5, 下载积分: 威望 -5






欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2