EDA365电子论坛网

标题: ARM体系结构与编程学习(1) [打印本页]

作者: piday123    时间: 2020-10-12 15:23
标题: ARM体系结构与编程学习(1)
本帖最后由 piday123 于 2020-10-12 16:08 编辑
" O- w$ N7 F( D+ n8 Z2 b) e3 d# ^9 Q( S" R# V( U

第一章:ARM概述及其基本编程模型

1.4 arm处理器模式

arm体系结构支持7中处理模式。

用户模式 (usr)                              正常程序执行的模式                          

快速中断模式(fiq)                          用于高速数据传输和通道处理              

外部中断模式(irq)                          用于通常的中断处理                          

特权模式(svc)                              供操作系统使用的一种保护模式            

数据访问中止模式(abt)                  用于虚拟存储及存储保护                     

未定义指令中止模式(und)              用于支持通过软件仿真硬件的协处理器   

系统模式(sys)                              用于运行特权级的操作系统任务

备注:除用户模式为,其他的六种模式成为特权模式,而除系统模式外,剩下的五种模式又成为异常模式。每种异常模式都有特定的2个寄存器,用来保存特定异常模式的状态信息。


0 e: T! s6 b8 L# D( c

1.5 arm共有37个寄存器,可以分为两类:

1、通用寄存器31个

     R0~R7共8个未分组寄存器,所有处理模式下都是同一个物理寄存器。  

     R8~R14有两个分组,一个分组为R8~R12,为fiq模式单独用了5个寄存器,故有10个寄存器。

                                   另一个分组为R13~R14分组寄存器,5(异常模式)x2+2(用户模式和系统模式共用)共12个寄存器。

                                   R13和R14都有特定的用途。一般R13用作堆栈指针。R14用作连接寄存器,保存子程序或者异常返回地

                                   址,当然也可以当做通用寄存器。

     R15为程序计数器,即PC。当向R15写入正常的地址时,程序将转向该地址并执行。注:由于arm指令是字对齐的,而存储结构中是按照字节存储的,也就是存储中的每一位代表一个字节,故要求写入R15的地址应该为4的倍数,也就是要求bits[1:0]=0b00。

2、状态寄存器6个

     CPSR,7种模式共用,保存当前程序的状态信息。包括条件标志位、中断禁止位、当前处理器模式标志以及其他一些控制和状态位。

     SPSR,5种异常模式各有一个专用的备份程序状态寄存器。当特定的异常中断发生时,用来保存CPSR中的内容,直到退出异常程序,再将保存的内容恢复到CPSR中。

     关于状态寄存器的状态信息:

     1、bits[31:28],条件标志位,分别保存N(表示结果正负)、Z(表示结果是否为零,CMP指令,=1表示相等)、C(进/借位标志,受加/减运算影响)、V(表示符号溢出,受加/减运算影响)

     2、bit[27],Q标志位,在E系列处理器中表示增强的DSP指令是否发生溢出。

     3、bits[7:0],控制位,分别为I(IRQ中断控制)、F(FIQ中断控制)、T(Thumb指令控制)、M[4:0](处理器模式控制)

  [- C5 v1 o7 `3 c0 A& o( P

1.6  arm异常中断

arm共有7种异常中断,包括复位、未定义指令、软件中断、预取指令中断、数据访问中止、外部中断、快速中断。

异常中断响应过程:

     1、保存CPSR到将要执行的相对应SPSR中。

     2、重新设置CPSR相应位,使处理器进入相应的中断模式。

     3、将相应的链接寄存器LR_mode设置为返回地址。

     4、将PC设置为异常中断的中断向量地址,及跳转到异常中断程序中去执行。

     5、将SPSR内容送CPSR,将LR_mode送PC。

4 b$ R; s/ o, A2 d5 J4 x* Q- b

1.7 arm体系中存储系统

arm存储以字节为单位,地址空间为2^32个字节共4G空间。

arm存储格式有小端结尾(低字节存储在低位,即由小到大)、大端结尾(最高字节存储在低位,即由大到小)。

arm存储访问由对齐访问和非对齐访问。

: M7 {4 V* T* K7 q7 b$ ?& G- ]& r

第二章 ARM指令分类及寻址方式

2.1arm指令概述

arm指令共6种,分为:跳转指令、数据处理指令、程序状态传输指令、Load/Store指令、协处理器指令、异常中断指令

arm指令长度固定为一个字长,即32位。

典型的arm指令编码格式为


" \0 c+ `& M- c$ R


. [4 I7 \% m, V9 ?

典型的arm指令语法格式为:

<opcode> {<cond>} {s} <Rd>, <Rn>, <shifter_operand>

其中:<opcode>   指令助记符,如ADD表示算术加操作指令

        {<cond>}    表示指令执行条件,大括号表示可选

        {S}              指令操作是否影响标志位

        <Rd>           表示目标寄存器

        <Rn>           表示第1个操作数的寄存器

        <shifter_operand>   表示第2个操作数

arm指令条件码域


! z7 ]' C( \! j8 e6 c

. @# M1 i" d7 W2 _6 j) y: e: u2 D7 ?
, B! Q/ o1 t7 u6 k

2.2 arm指令寻址方式

1. 寄存器寻址:

    MOV R1,R2        ;读取R2的值到R1中

    SUB R0,R1,R2   ;将R1的值减去R2的值,结果保存到R0中


7 O/ B" Y4 n# d( |4 v

    2.立即寻址:

    SUBS R0,R0,#1  ;R0减1,结果保存到R0中,并影响标志位

    MOV R0,#0xFF000 ;将0xFF000存储到R0中

$ A' V" v/ u2 c

    3. 寄存器移位寻址:

    MOV R0,R2,LSL #3       ;R2的值左移3位,结果存入R0

    ANDS R1,R1,R2,LSL R3  ;R2的值左移R3位,然后与R1相与,结果存入R1.

    移位操作有这样几种: LSL,LSR,ASR,ROR,RRX,具体含义可以查相关手册

/ _+ |6 L: w* K

    4.寄存器间接寻址:

    LDR  R1,[R2]    ;将R2指向的存储单元的数据读出,保存到R1中

    SWP  R1,R1,R[2] ;将R1的值与R2指定的存储单元的值进行交换.

0 I* F- }$ V4 f! o; R6 x( O

    5.基址寻址:

    LDR  R2,[R3,,0x0C]        ;读取R3+0x0C地址上的存储单元的内容,存入R2中

    STR  R1,[R0,#-4]!         ;先R0=R0-4,然后把R1的值保存到R0指定的存储单元

    LDR  R1,[R0,R3,LSL #1]   ;将R0+R3*2地址上的存储单元中的内容读出,保存到R1中.

1 s6 P  P: i2 U; v, y: F

    6.多寄存器寻址:

    LDMA  R1! {R1-R7,R12}       ;将R1指向单元的数据读出,放到R1~R7,R12中,R1自动加1

    STMIA R0!,{R2-R7,R12}       ;与上面方向相反,R0自动加1

    我总感觉书中写的方向不对

) W3 |: D5 Y9 b: m& T

    7.堆栈寻址:

    STMFD SP!,{R1-R7,LR}     

    LDMFD SP!,{R1-R7,LR}

    可以参考前面的例子,只不过是堆栈SP寄存器而已

2 b" I, G, e& i1 k

    8.块拷贝寻址:

    STMIA R0,{R1-R7}

    STMIB R0,{R1-R7}

    STMDA R0! {R1-R7}

    STMDB R0! {R1-R7}

9 W9 C6 V. Q2 e* r% ~$ ~* k/ _- ~

    9.相对寻址:

    BL  SUBR1    ;调用到SUBR1子程序

    BEQ LOOP     ;条件跳转到LOOP标号处


6 S# c, X* b0 I+ t/ r

第三章 ARM指令集

1、跳转指令

— 使用专门的跳转指令。    32MB 地址空间* [  V2 B8 Y( A7 ~  S
— 直接向程序计数器PC 写入跳转地址值。  4GB 地址空间

— B 跳转指令; N1 X; b( c2 g* S5 X: G. \) }
— BL 带返回的跳转指令
7 c/ Z) I- q0 ^+ \— BLX 带返回和状态切换的跳转指令
* u/ l+ I' t: n+ @2 [8 b/ D' o+ y— BX 带状态切换的跳转指令

B{条件} 目标地址 其他的类似

2、数据处理指令  W+ u& K- Z0 ?7 t+ S' r; M1 }
数据处理指令可分为数据传送指令、算术逻辑运算指令和比较指令等。

数据传送指令用于在寄存器和存储器之间进行数据的双向传输。

算术逻辑运算指令完成常用的算术与逻辑的运算,该类指令不但将运算结果保存在目的寄存器8 ^- j2 I2 W7 s5 P7 a' o( d# {$ D. e
中,同时更新CPSR 中的相应条件标志位。: T% W! {' q. [
比较指令不保存运算结果,只更新CPSR 中相应的条件标志位。

数据处理指令包括:

— MOV 数据传送指令  MOV{条件}{S} 目的寄存器,源操作数

MOV R1,R0    ;将寄存器R0 的值传送到寄存器R1/ I4 z8 T3 D! d( q6 k7 c
MOV PC,R14    ;将寄存器R14 的值传送到PC,常用于子程序返回7 c5 R) X: S3 K) z/ Q
MOV R1,R0,LSL#3   ;将寄存器R0 的值左移3 位后传送到R1

— MVN 数据取反传送指令  MVN{条件}{S} 目的寄存器,源操作数

MVN R0,#0    ;将立即数0 取反传送到寄存器R0 中,完成后R0=-1

— CMP 比较指令   CMP{条件} 操作数1,操作数2

CMP R1,R0    ;将寄存器R1 的值与寄存器R0 的值相减,并根据结果设置CPSR 的标志位1 M7 M. ^. y$ h: P0 f' {0 w
CMP R1,#100    ;将寄存器R1 的值与立即数100 相减,并根据结果设置CPSR 的标志位

— CMN 反值比较指令  CMN{条件} 操作数1,操作数2

CMN R1,R0    ;将寄存器R1 的值与寄存器R0 的值相加,并根据结果设置CPSR 的标志位, ~8 k* W9 W  f
CMN R1,#100    ;将寄存器R1 的值与立即数100 相加,并根据结果设置CPSR 的标志位

— TST 位测试指令  TST{条件} 操作数1,操作数2

TST R1,#%1    ;用于测试在寄存器R1 中是否设置了最低位(%表示二进制数)
# a; x: u+ `0 I8 s/ i% D& @TST R1,#0xffe   ;将寄存器R1 的值与立即数0xffe 按位与,并根据结果设置CPSR 的标志位

— TEQ 相等测试指令  TEQ{条件} 操作数1,操作数2

TEQ R1,R2    ;将寄存器R1 的值与寄存器R2 的值按位异或,并根据结果设置CPSR 的标志位

— ADD 加法指令   ADD{条件}{S} 目的寄存器,操作数1,操作数2

ADD R0,R1,R2    ; R0 = R1 + R2( `; r' L  B1 \+ F- P4 F* p
ADD R0,R1,#256   ; R0 = R1 + 256
- Q( {5 A2 s- G2 e  m3 RADD R0,R2,R3,LSL#1   ; R0 = R2 + (R3 << 1)

— ADC 带进位加法指令  ADC{条件}{S} 目的寄存器,操作数1,操作数2

ADDS R0,R4,R8   ; 加低端的字
, h+ h: x: \: D+ @4 ~: k1 nADCS R1,R5,R9   ; 加第二个字,带进位. _/ S( D9 h9 F1 R2 ^/ s
ADCS R2,R6,R10   ;加第三个字,带进位
. V/ X- R4 j, Q& i  Y$ Y2 _ADC R3,R7,R11   ; 加第四个字,带进位

— SUB 减法指令   SUB{条件}{S} 目的寄存器,操作数1,操作数2

SUB R0,R1,R2    ; R0 = R1 - R2
; `* r$ I+ q8 WSUB R0,R1,#256   ; R0 = R1 - 2564 J, P* C; L. H# K$ _6 }
SUB R0,R2,R3,LSL#1   ; R0 = R2 - (R3 << 1)

— SBC 带借位减法指令  SBC{条件}{S} 目的寄存器,操作数1,操作数2

SUBS R0,R1,R2   ; R0 = R1 - R2 - !C,并根据结果设置CPSR 的进位标志位

— RSB 逆向减法指令  RSC{条件}{S} 目的寄存器,操作数1,操作数2

RSB R0,R1,R2    ; R0 = R2 – R1
/ g6 E' N$ E  c  I( }RSB R0,R1,#256   ; R0 = 256 – R1) b: ]/ _8 Q) _- l3 p* _
RSB R0,R2,R3,LSL#1   ; R0 = (R3 << 1) - R2

— RSC 带借位的逆向减法指令 RSC{条件}{S} 目的寄存器,操作数1,操作数2

RSC R0,R1,R2    ; R0 = R2 – R1 - !C

— AND 逻辑与指令  AND{条件}{S} 目的寄存器,操作数1,操作数2

AND R0,R0,#3   ; 该指令保持R0 的0、1 位,其余位清零。

— ORR 逻辑或指令  ORR{条件}{S} 目的寄存器,操作数1,操作数2

ORR R0,R0,#3   ; 该指令设置R0 的0、1 位,其余位保持不变

— EOR 逻辑异或指令  EOR{条件}{S} 目的寄存器,操作数1,操作数2

EOR R0,R0,#3   ; 该指令反转R0 的0、1 位,其余位保持不变。

— BIC 位清除指令  BIC{条件}{S} 目的寄存器,操作数1,操作数2

BIC R0,R0,#%1011   ; 该指令清除 R0 中的位 0、1、和 3,其余的位保持不变。

3、乘法指令与乘加指令

ARM 微处理器支持的乘法指令与乘加指令共有6 条,可分为运算结果为32 位和运算结果为64
/ ?5 y$ @- o. m. ]; w位两类,与前面的数据处理指令不同,指令中的所有操作数、目的寄存器必须为通用寄存器,不能
6 |3 x( Y; w8 d+ K对操作数使用立即数或被移位的寄存器,同时,目的寄存器和操作数1 必须是不同的寄存器。

乘法指令与乘加指令共有以下6 条:

— MUL 32 位乘法指令  MUL{条件}{S} 目的寄存器,操作数1,操作数2

MUL R0,R1,R2    ;R0 = R1 × R2
2 D+ x5 g0 S0 oMULS R0,R1,R2   ;R0 = R1 × R2,同时设置CPSR 中的相关条件标志位

— MLA 32 位乘加指令  MLA{条件}{S} 目的寄存器,操作数1,操作数2,操作数3

MLA R0,R1,R2,R3   ;R0 = R1 × R2 + R33 H, N, K4 H4 S) x; o/ H# ]& `0 u1 s
MLAS R0,R1,R2,R3   ;R0 = R1 × R2 + R3,同时设置CPSR 中的相关条件标志位

— SMULL 64 位有符号数乘法指令 SMULL{条件}{S} 目的寄存器Low,目的寄存器低High,操作数1,操作数2

SMULL R0,R1,R2,R3   ;R0 = (R2 × R3)的低32 位
" r7 Z' e1 u5 U3 m  _9 c5 J    ;R1 = (R2 × R3)的高32 位

— SMLAL 64 位有符号数乘加指令 SMLAL{条件}{S} 目的寄存器Low,目的寄存器低High,操作数1,操作数2' S# `  }) ]+ J" }  \! N( T# C
SMLAL R0,R1,R2,R3   ;R0 = (R2 × R3)的低32 位 + R06 c6 T6 d  n6 Z- H6 b! C2 ^
    ;R1 = (R2 × R3)的高32 位 + R1

— UMULL 64 位无符号数乘法指令 UMULL{条件}{S} 目的寄存器Low,目的寄存器低High,操作数1,操作数2

UMULL R0,R1,R2,R3   ;R0 = (R2 × R3)的低32 位0 Y+ L' Y$ t; f/ F, h% Q) Q
    ;R1 = (R2 × R3)的高32 位

— UMLAL 64 位无符号数乘加指令 UMLAL{条件}{S} 目的寄存器Low,目的寄存器低High,操作数1,操作数2

UMLAL R0,R1,R2,R3  ;R0 = (R2 × R3)的低32 位 + R0
% X" D% L2 O4 c; V3 t    ;R1 = (R2 × R3)的高32 位 + R1% q# s; _- S5 ?
4、程序状态寄存器访问指令

ARM 微处理器支持程序状态寄存器访问指令,用于在程序状态寄存器和通用寄存器之间传送
( G& N4 w' J9 M$ ]4 m' i0 ]7 @" o数据,程序状态寄存器访问指令包括以下两条:

— MRS 程序状态寄存器到通用寄存器的数据传送指令   MRS{条件} 通用寄存器,程序状态寄存器(CPSR 或SPSR)

MRS R0,CPSR ;传送CPSR 的内容到R0+ ^! }- I* K8 T; U! H+ P
MRS R0,SPSR ;传送SPSR 的内容到R0

— MSR 通用寄存器到程序状态寄存器的数据传送指令   MSR{条件} 程序状态寄存器(CPSR 或SPSR)_<域>,操作数

MSR CPSR,R0 ;传送R0 的内容到CPSR: t4 E: X- t, s/ E6 l
MSR SPSR,R0 ;传送R0 的内容到SPSR
) A9 n' l5 ^1 q3 E4 P# oMSR CPSR_c,R0 ;传送R0 的内容到SPSR,但仅仅修改CPSR 中的控制位域

5、加载/存储指令

ARM 微处理器支持加载/存储指令用于在寄存器和存储器之间传送数据,加载指令用于将存储
9 Y+ V5 |6 Q7 r1 j器中的数据传送到寄存器,存储指令则完成相反的操作。常用的加载存储指令如下:

— LDR 字数据加载指令  LDR{条件} 目的寄存器,<存储器地址>

LDR R0,[R1]    ;将存储器地址为R1 的字数据读入寄存器R0。( U- _: B5 v( U7 G5 t# k
LDR R0,[R1,R2]   ;将存储器地址为R1+R2 的字数据读入寄存器R0。* z; R, T( s9 g; v) i; Q7 k
LDR R0,[R1,#8]   ;将存储器地址为R1+8 的字数据读入寄存器R0。
) g9 g6 c+ u: c4 K6 Y9 B/ \LDR R0,[R1,R2] !   ;将存储器地址为R1+R2 的字数据读入寄存器R0,并将新地址R1+R2 写入R1。* V7 ^' ^$ f1 A) y$ L8 L
LDR R0,[R1,#8] !   ;将存储器地址为R1+8 的字数据读入寄存器R0,并将新地址R1+8 写入R1。
6 Z$ J- x7 d9 o, T' {5 MLDR R0,[R1],R2   ;将存储器地址为R1 的字数据读入寄存器R0,并将新地址R1+R2 写入R1。: E) t+ N0 {! W! ?
LDR R0,[R1,R2,LSL#2]!  ;将存储器地址为R1+R2×4 的字数据读入寄存器R0,并将新地址R1+R2×4 写入R1。. h; T" A$ U4 e
LDR R0,[R1],R2,LSL#2  ;将存储器地址为R1 的字数据读入寄存器R0,并将新地址R1+R2×4 写入R1。

— LDRB 字节数据加载指令 LDR{条件}B 目的寄存器,<存储器地址>

LDRB R0,[R1]    ;将存储器地址为R1 的字节数据读入寄存器R0,并将R0 的高24 位清零。+ _; r2 Y6 q2 g% e
LDRB R0,[R1,#8]   ;将存储器地址为R1+8 的字节数据读入寄存器R0,并将R0 的高24 位清零。

— LDRH 半字数据加载指令 LDR{条件}H 目的寄存器,<存储器地址>

LDRH R0,[R1]    ;将存储器地址为R1 的半字数据读入寄存器R0,并将R0 的高16 位清零。
% h" M) \* G, M2 m  [" _* ILDRH R0,[R1,#8]   ;将存储器地址为R1+8 的半字数据读入寄存器R0,并将R0 的高16 位清零。
) ^: A. n. p% {- I+ GLDRH R0,[R1,R2]   ;将存储器地址为R1+R2 的半字数据读入寄存器R0,并将R0 的高16 位清零。

— STR 字数据存储指令  STR{条件} 源寄存器,<存储器地址>

STR R0,[R1],#8   ;将R0 中的字数据写入以R1 为地址的存储器中,并将新地址R1+8 写入R1。
: o: t5 I: C4 A7 S/ d& JSTR R0,[R1,#8]   ;将R0 中的字数据写入以R1+8 为地址的存储器中。

— STRB 字节数据存储指令 STR{条件}B 源寄存器,<存储器地址>

STRB R0,[R1]    ;将寄存器R0 中的字节数据写入以R1 为地址的存储器中。- j2 G1 i- S. y: j
STRB R0,[R1,#8]   ;将寄存器R0 中的字节数据写入以R1+8 为地址的存储器中。

— STRH 半字数据存储指令 STR{条件}H 源寄存器,<存储器地址>

STRH R0,[R1]    ;将寄存器R0 中的半字数据写入以R1 为地址的存储器中。. O3 w+ H. V# L/ u/ Q7 ]
STRH R0,[R1,#8]   ;将寄存器R0 中的半字数据写入以R1+8 为地址的存储器中。

6、批量数据加载/存储指令


* b% v) U  T4 f/ T6 oARM 微处理器所支持批量数据加载/存储指令可以一次在一片连续的存储器单元和多个寄存器
7 {8 x- D5 K" X7 q3 C1 `之间传送数据,批量加载指令用于将一片连续的存储器中的数据传送到多个寄存器,批量数据存储
0 G6 \/ l4 F  m0 T4 S* t) T指令则完成相反的操作。常用的加载存储指令如下:

— LDM 批量数据加载指令- _+ a4 C! _" [; P. m1 m  t
— STM 批量数据存储指令

LDM(或STM) 指令. V- j# {8 d8 k' k3 l6 W* D2 N
LDM(或STM) 指令的格式为:
, {1 r% i) n. z, D- p) kLDM(或STM) {条件}{类型} 基址寄存器{!},寄存器列表{∧}
: v: V7 j2 y: d  Z% P) \LDM(或STM) 指令用于从由基址寄存器所指示的一片连续存储器到寄存器列表所指示的多个寄
+ {; M0 |- G; d; V# _. E  存器之间传送数据,该指令的常见用途是将多个寄存器的内容入栈或出栈。其中,{类型}为以下几种情况:

IA 每次传送后地址加1;
9 u/ e4 ?0 @  i* {$ gIB 每次传送前地址加1;! O: w1 t1 B2 ^) S. I
DA 每次传送后地址减1;
4 X2 N" f, N5 n/ r6 V( z( \, ADB 每次传送前地址减1;3 z1 Y: G' }: c* q
FD 满递减堆栈;
# S- H; ~3 J0 H3 z  D7 p$ hED 空递减堆栈;* s% t6 Z  C' q7 w
FA 满递增堆栈;
6 P+ X) T2 ^/ REA 空递增堆栈;

{!}为可选后缀,若选用该后缀,则当数据传送完毕之后,将最后的地址写入基址寄存器,否6 C* Q7 P: l* C
则基址寄存器的内容不改变。; `* ]( g- m" h9 \) V+ ]) Y: ?
基址寄存器不允许为R15,寄存器列表可以为R0~R15 的任意组合。

{∧}为可选后缀,当指令为LDM 且寄存器列表中包含R15,选用该后缀时表示:除了正常的数据
# r; e! y$ ]. T0 |) H+ K传送之外,还将SPSR 复制到CPSR。同时,该后缀还表示传入或传出的是用户模式下的寄存器,而/ r9 ?2 [0 i$ z( C' j
不是当前模式下的寄存器。

STMFD R13!,{R0,R4-R12,LR} ;将寄存器列表中的寄存器(R0,R4 到R12,LR)存入堆栈。: W5 w* i9 a. N. V2 |
LDMFD R13!,{R0,R4-R12,PC} ;将堆栈内容恢复到寄存器(R0,R4 到R12,LR)。

7、数据交换指令

ARM 微处理器所支持数据交换指令能在存储器和寄存器之间交换数据。数据交换指令有如下
+ f/ _7 B$ v/ g/ |7 E6 r; d两条:

— SWP 字数据交换指令  SWP{条件} 目的寄存器,源寄存器1,[源寄存器2]

SWP R0,R1,[R2] ;将R2 所指向的存储器中的字数据传送到R0,同时将R1 中的字数据传  _9 D, s6 z/ _7 i
送到R2 所指向的存储单元。
0 N3 D  P4 a$ a9 NSWP R0,R0,[R1] ;该指令完成将R1 所指向的存储器中的字数据与R0 中的字数据交换。

— SWPB 字节数据交换指令 SWP{条件}B 目的寄存器,源寄存器1,[源寄存器2]

SWPB R0,R1,[R2] ;将R2 所指向的存储器中的字节数据传送到R0,R0 的高24 位清零,
' d* W/ I* Y. z1 W同时将R1 中的低8 位数据传送到R2 所指向的存储单元。8 R+ X* x: f( P5 `' L
SWPB R0,R0,[R1] ;该指令完成将R1 所指向的存储器中的字节数据与R0 中的低8 位数据
0 t4 z% W0 F8 g& Q5 _; l( X& m1 Y交换。

8、移位指令

ARM 微处理器内嵌的桶型移位器(Barrel Shifter),支持数据的各种移位操作,移位操作在8 O+ x) {* q* U% R# x! q5 a
ARM 指令集中不作为单独的指令使用,它只能作为指令格式中是一个字段,在汇编语言中表示为指' c* Y( j/ B- t. Z4 G1 H# J
令中的选项。例如,数据处理指令的第二个操作数为寄存器时,就可以加入移位操作选项对它进行% P2 T( C8 s; v/ B
各种移位操作。移位操作包括如下6 种类型,ASL 和LSL 是等价的,可以自由互换:

— LSL 逻辑左移   通用寄存器,LSL(或ASL)操作数

MOV R0, R1, LSL#2 ;将R1 中的内容左移两位后传送到R0 中。

— LSR 逻辑右移   通用寄存器,LSR 操作数

MOV R0, R1, LSR#2 ;将R1 中的内容右移两位后传送到R0 中,左端用零来填充

— ASR 算术右移   通用寄存器,ASR 操作数

MOV R0, R1, ASR#2 ;将R1 中的内容右移两位后传送到R0 中,左端用第31 位的值来填充

— ASL 算术左移   通用寄存器,ASR 操作数

MOV R0, R1, ASL#2 ;将R1 中的内容右移两位后传送到R0 中,右端用第2 位的值来填充

— ROR 循环右移   通用寄存器,ROR 操作数

MOV R0, R1, ROR#2 ;将R1 中的内容循环右移两位后传送到R0 中。

— RRX 带扩展的循环右移  通用寄存器,RRX 操作数

MOV R0, R1, RRX#2 ;将R1 中的内容进行带扩展的循环右移两位后传送到R0 中。

9、协处理器指令

ARM 微处理器可支持多达16 个协处理器,用于各种协处理操作,在程序执行的过程中,每个6 e' j* [2 h& {5 j! H
协处理器只执行针对自身的协处理指令,忽略ARM 处理器和其他协处理器的指令。
, ^) H) h2 l6 P; _! B& M8 kARM 的协处理器指令主要用于ARM 处理器初始化ARM 协处理器的数据处理操作,以及在
& S! F/ p/ v" m0 cARM 处理器的寄存器和协处理器的寄存器之间传送数据,和在ARM 协处理器的寄存器和存储器之
. [& l  A# x% ^+ z0 i间传送数据。

ARM 协处理器指令包括以下5 条:

— CDP 协处理器数操作指令
+ q( }) W) b; X, P  z— LDC 协处理器数据加载指令
4 `$ t3 l, E3 q8 w. H- Z— STC 协处理器数据存储指令
0 D) s* ^  A2 p1 D2 c- Q— MCR ARM 处理器寄存器到协处理器寄存器的数据传送指令. ~9 B+ d! ^7 I% y) L! l/ y
— MRC 协处理器寄存器到ARM 处理器寄存器的数据传送指令

---CDP 指令

CDP 指令的格式为:

CDP{条件} 协处理器编码,协处理器操作码1,目的寄存器,源寄存器1,源寄存器2,协处理器操作码2。

CDP 指令用于ARM 处理器通知ARM 协处理器执行特定的操作,若协处理器不能成功完成特定的操
! H7 A* d5 D& V作,则产生未定义指令异常。其中协处理器操作码1 和协处理器操作码2 为协处理器将要执行的操
: m) g6 _- k0 y: _: s3 a2 c4 O作,目的寄存器和源寄存器均为协处理器的寄存器,指令不涉及ARM 处理器的寄存器和存储器。

指令示例:

CDP P3,2,C12,C10,C3,4 ;该指令完成协处理器P3 的初始化

---LDC 指令

LDC 指令的格式为:

LDC{条件}{L} 协处理器编码,目的寄存器,[源寄存器]

LDC 指令用于将源寄存器所指向的存储器中的字数据传送到目的寄存器中,若协处理器不能成功5 ^9 t; I" l2 C: ^' `2 P) H2 E
完成传送操作,则产生未定义指令异常。其中,{L}选项表示指令为长读取操作,如用于双精度数
1 O+ e& \1 ~( G6 F$ Q( M7 a据的传输。

指令示例:

LDC P3,C4,[R0] ;将ARM 处理器的寄存器R0 所指向的存储器中的字数据传送到协处理器P3 的寄存器C4 中。

---STC 指令

STC 指令的格式为:

STC{条件}{L} 协处理器编码,源寄存器,[目的寄存器]

STC 指令用于将源寄存器中的字数据传送到目的寄存器所指向的存储器中,若协处理器不能成功
. p6 I0 R$ `1 u+ }4 w" I; S完成传送操作,则产生未定义指令异常。其中,{L}选项表示指令为长读取操作,如用于双精度数
' S9 R  ^) u* d" p5 i% j* F% P( b9 r' ~据的传输。

指令示例:

STC P3,C4,[R0] ;将协处理器P3 的寄存器C4 中的字数据传送到ARM 处理器的寄存器R0 所指向的存储器中。

---MCR 指令

MCR 指令的格式为:

MCR{条件} 协处理器编码,协处理器操作码1,源寄存器,目的寄存器1,目的寄存器2,协处理器操作码2。

MCR 指令用于将ARM 处理器寄存器中的数据传送到协处理器寄存器中,若协处理器不能成功完成
. z  o7 G0 W9 g# p操作,则产生未定义指令异常。其中协处理器操作码1 和协处理器操作码2 为协处理器将要执行的* E# `$ c: G! M
操作,源寄存器为ARM 处理器的寄存器,目的寄存器1 和目的寄存器2 均为协处理器的寄存器。

指令示例:

MCR P3,3,R0,C4,C5,6 ;该指令将ARM 处理器寄存器R0 中的数据传送到协处理器P3 的寄存器C4 和C5 中。

---MRC 指令

MRC 指令的格式为:

MRC{条件} 协处理器编码,协处理器操作码1,目的寄存器,源寄存器1,源寄存器2,协处理器操作码2。

MRC 指令用于将协处理器寄存器中的数据传送到ARM 处理器寄存器中,若协处理器不能成功完成, L  n. J( B' U* B: |* x
操作,则产生未定义指令异常。其中协处理器操作码1 和协处理器操作码2 为协处理器将要执行的  E- u/ j+ ?1 j  d" i5 B
操作,目的寄存器为ARM 处理器的寄存器,源寄存器1 和源寄存器2 均为协处理器的寄存器。

指令示例:

MRC P3,3,R0,C4,C5,6 ;该指令将协处理器P3 的寄存器中的数据传送到ARM 处理器寄存器

10、异常产生指令

ARM 微处理器所支持的异常指令有如下两条:

— SWI 软件中断指令
. a/ h7 a6 {, ?9 @# Z7 L— BKPT 断点中断指令

---SWI 指令

SWI 指令的格式为:

SWI{条件} 24 位的立即数

SWI 指令用于产生软件中断,以便用户程序能调用操作系统的系统例程。操作系统在SWI 的异常3 G. u0 f- A! U+ a# t5 y. W7 A' ~
处理程序中提供相应的系统服务,指令中24 位的立即数指定用户程序调用系统例程的类型,相关  |8 E+ T! d8 J7 c
参数通过通用寄存器传递,当指令中24 位的立即数被忽略时,用户程序调用系统例程的类型由通
# r, j% n% t8 V! Q用寄存器R0 的内容决定,同时,参数通过其他通用寄存器传递。

指令示例:

SWI 0x02 ;该指令调用操作系统编号位02 的系统例程。

---BKPT 指令

BKPT 指令的格式为:

BKPT 16 位的立即数

BKPT 指令产生软件断点中断,可用于程序的调试。


6 T8 Q& g& }7 A+ G4 f

注:关于立即数产生的方法:书上说是由8位常数循环右移偶数位得到的。具体的移法如下:

举例:0X3F0由0X3F循环右移2*14=28位得到。

1、0X3F=0b00111111=0b0000 0000 0011 1111(要换成32位的)

2、将0b0000 0000 0011 1111循环右移28位,得到0b0000 0011 1111 0000

3、得到的数转换成十六进制0X3F0

: P2 c- ]5 _0 g

作者: regngfpcb    时间: 2020-10-12 16:06
ARM体系结构与编程学习




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2