EDA365电子论坛网
标题:
嵌入式NVM在应用中要注意什么?
[打印本页]
作者:
kjdskj
时间:
2020-8-12 13:28
标题:
嵌入式NVM在应用中要注意什么?
非易失性
存储器
是指在系统关闭或无
电源
供应时仍能保持数据信息的
存储
器,常见的有EPROM、EEPROM、Flash-EEPROM等。由于其同时具备数据更改性及数据保存性,NVM在系统设计中被大量应用于数据及程序的存储,并逐步替代部分有断电保存需要的RAM,甚至取代部分硬盘功能,如固态硬盘(SSD)。传统的系统解决方案采用外挂片外NVM
芯片
,这种方法会使系统复杂度提高。而随着
嵌入式
NVM技术的发展,将NVM与系统其它
电路
集成在同一块芯片中,已成为SoC系统设计的新趋势。相对于传统的片外NVM方案,
嵌入
式NVM具有更高的数据交换速度和更高的可靠性。然而,在SoC芯片的物理设计中,嵌入式NVM也面临工艺兼容、功耗及成本控制等新的问题。为此,本文以一款电力网控制芯片R36的物理设计为例,讨论了嵌入式NVM在实际应用中需要注意的问题,并给出了解决方案。
/ e, p6 [) H$ ^' q0 ^) v1 \2 e
+ F, `& ?- H) C9 ~2 e
1 嵌入式NVM简介
2 D6 s( j4 F" `* p# Z
1.1 嵌入式NVM的工作原理
& ~% X9 y4 C1 W0 ~+ f! \ W
大部分NVM的工作原理都是以基本的EEPROM为存储单元。与普通MOS管相比,EEPROM存储单元多了一层多晶硅浮栅,图1所示是EEPROM的存储单元结构,该存储单元的基本操作为擦1、写0及读取。擦1时,Vcg为12 V,Vd为6 V,漏栅之间的电场使漏端电子穿越氧化层势垒而到达浮栅并存储,该过程称为热电子注入,这样,即使Vcg高压除去后,浮栅上的电荷也能保存很长时间;写0时,Vcg为-12 V,Vd为6 V,漏栅之间的电场给浮栅上的电子提供释放到P-sub的通路,称为FN隧道效应,此后,浮栅电荷被释放。
% G7 g; b) T- q9 B- K
3.jpg
(8.13 KB, 下载次数: 3)
下载附件
保存到相册
2020-8-12 13:28 上传
% g) y: ]4 P1 \5 k2 H
7 n4 d. z8 a+ v. z) _
嵌入式NVM首先要解决的问题就是与芯片其它电路工艺(logic)的兼容。依据芯片中NVM所占面积的比重,嵌入式NVM通常有两种兼容方案。一是当NVM比重大于其它逻辑时,把logic工艺映射成NVM工艺,这是最方便的做法;二是当NVM容量较小(<32 Mbits)时,为了节约产品开发时间,通常把NVM做成可复用的IP,然后映射成logic工艺。
5 ^! l* l2 c+ j. ^' X& M- u( h
1.2 常见的嵌入式NVM
7 k! {0 G0 h( w- ?4 [
目前常见的嵌入式NVM有EEPROM和flashEEPROM(简称flash)两大类,EEPROM每个存储单元都配有一个门控开关,故可实现单元独立擦操作;而flash存储单元没有独立的门控开关,通常以page为单位进行擦操作,因此,相同容量的EEPROM面积会大于flash,但单个单元擦写时间则小于flash,且擦写时不影响其他单元的状态,同时,使用寿命较flash有很大的优势。常见的flash也因其架构不同,可分为NORflash和NANDflash两类,NAND flash架构更为紧凑,成本/容量比更优,但目前嵌入式技术相对没有NOR成熟。
" ]4 k8 t+ t0 I8 V
1.3 嵌入式NVM的选择
5 {- l9 P2 E1 |3 R# \0 z
选择嵌入式NVM是一个综合衡量成本、功耗及性能的过程。因为嵌入式NVM通常会增加工艺步骤,使芯片制造的一次性成本和持续性成本都增加,同时,NVM的测试时间远大于芯片中的普通SRAM和ROM,因而增加了芯片的测试费用。因此,在选择NVM时,要从系统角度考虑以下几方面因素:
" {( d1 y% N8 B* n9 @
(1) NVM的用途。程序存储通常选用EEPROM或NOR flash,数据存储通常选用NANDflash;
( e O& F: K, o$ c6 l3 C
(2) NVM容量。容量和面积、成本息息相关,小容量的NVM可以采用单位面积大但工艺更简单的特殊单层多晶工艺,而大容量的NVM则应采用面积紧凑的通用双层多晶工艺;
I! U% s R C' W
(3) NVM性能。通常需要考虑NVM的擦写时间、工作温度等参数;
3 A7 I. @1 B4 U- _
(4)NVM的可靠性。可靠性主要有两个指标,即数据保存时间和数据擦写次数,若要较高的擦写次数,则EEPROM要优于flash。
& l) E8 y6 u8 m5 a. a6 ?) W& |
2 嵌入式EEPROM
) }% U, H; t1 ^' [/ q8 O$ {$ X
2.1 R36电力网远程抄表芯片简介
; _7 F$ i: M2 x8 g$ o2 Y
R36电力网远程抄表芯片是集成了模拟接口、m8051处理器、SRAM、ROM及EEPROM的SoC,其前身为外挂片外flash芯片的R35芯片,R36采用多晶片封装(Multi Chip Package,MCP),这种封装方案增加了芯片的制造成本,同时增加了系统的复杂程度,而且也降低系统的可靠性。而采用嵌入式EEPROM设计的R36将所有器件集成在一片芯片中,则使用普通封装即可,因而避免了上述问题。
, k: J, ~' b, z1 a# k$ w# w/ O
R36采用SMIC 0.18μm EEPROM工艺,主要用来存储程序,故可依据需要选择SMIC 32KB及1KB的EEPROM IP各一个。该芯片已于2010年3月成功流片。
5 P2 d1 `/ d" k- i. t& K9 p
2.2 工艺映射
( B" H" w$ [1 n0 K' k
与普通logic工艺相比,SMIC EEPROM工艺需要多加9层掩膜和10次光刻,主要增加POLYl和ONO层,且其POLY2层与logic的POLY层在同一平面上,因此,在物理版图设计过程中,需要将EEPROM的POLY2层映射为POLY层,设计时可用通用的logic流程进行布局布线,并在生成最终GDSⅡ时,再将POLY层映射回POLY2,这样即可按EEPROM工艺流片。
- C& R, y1 P* Z4 x
2.3 布局布线
" g5 G( k0 B" Z7 E
在芯片的布局阶段,需要仔细考虑EEPROM芯片的摆放位置。除了遵循一般嵌入式存储器摆放规则(尽量远离模拟模块)外,还需注意将EEPROM与其他电路之间留出足够隔离的空间(>5um),以防止噪声干扰;同时,所有EEPROM的摆放方向必须一致。在布线阶段,要给EEPROM提供充足的工作电源及稳定的参考电压,并禁止在EEPROM上层绕线以防噪声。图2所示是最终的芯片版图。
. \, S1 n5 {9 ?, a2 t9 C
4.jpg
(19.88 KB, 下载次数: 5)
下载附件
保存到相册
2020-8-12 13:28 上传
, V% ?/ i3 |. O5 q. f
1 ~. x/ g ~9 J/ i( u+ s+ Z6 u
" `2 [% s; {7 A( b/ ?
3 结束语
+ s7 r6 p/ C, S# Z/ \! s
嵌入式NVM以其数据可更改、掉电可保持、工艺可兼容等特点,已被越来越广泛地用于SoC物理设计中。相对于片外NVM方案,采用嵌入式NVM可以提高系统的稳定性及速度。然而,在设计过程中,都需要注意从用途、性能、容量及可靠性角度选择合适的嵌入式NVM解决方案,这样才能最终达到提高芯片性能、降低芯片成本的目的。本文给出了一个采用嵌入式EEPROM的电力网控制芯片R36的设计实例,同时分析了物理设计过程中需要注意的问题。结果证明,最终流片的芯片R36较采用片外flash的R35来说,成本降低不少,达到了设计目标。随着嵌入式NVM技术的持续发展,这款芯片也将采用更先进的NVM,并不断改进升级,以进一步提高性能、降低成本。
4 s# W2 Q. v; [) b/ a
作者:
plug
时间:
2020-8-12 14:48
传统的系统解决方案采用外挂片外NVM芯片,这种方法会使系统复杂度提高。而随着嵌入式NVM技术的发展,将NVM与系统其它电路集成在同一块芯片中,已成为SoC系统设计的新趋势。相对于传统的片外NVM方案,嵌入式NVM具有更高的数据交换速度和更高的可靠性。然而,在SoC芯片的物理设计中,嵌入式NVM也面临工艺兼容、功耗及成本控制等新的问题。为此,本文以一款电力网控制芯片R36的物理设计为例,讨论了嵌入式NVM在实际应用中需要注意的问题,并给出了解决方案。
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2