EDA365电子论坛网

标题: 怎样处理BGA中多电源的?? [打印本页]

作者: superlish    时间: 2007-10-27 14:27
标题: 怎样处理BGA中多电源的??
有许多BGA内部一般都有两三个电源,像3.3 V、1.8V、1.2V等,分割平面时信号跨接是无可避免的,在BGA内部,虽然表面看上去是割了块大铜皮,但是在CAM中看却是蜂窝形状的,很多连接都避开连不上,其中有些铜皮有效连接也就10~20MIL,如果拉跟粗线也有差不多10来MIL 。对于一个很小的电源为什么还是偏向于铺铜呢?怎么样处理多电源呢?
作者: mengzhuhao    时间: 2007-10-27 16:42
原帖由 superlish 于 2007-10-27 14:27 发表 ' Q+ f5 ?- S# k7 u$ P6 \& f
有许多BGA内部一般都有两三个电源,像3.3 V、1.8V、1.2V等,分割平面时信号跨接是无可避免的,在BGA内部,虽然表面看上去是割了块大铜皮,但是在CAM中看却是蜂窝形状的,很多连接都避开连不上,其中有些铜皮有效连接 ...
愚见 如何真要不计成本的话 可以再多搞一个电源层出来 这样不就避免你说的太细的问题了
- P: z. [- _% o+ u, ~! V$ K/ `" i2 t2 u, a. n
不过也顺便问一下关于电路中多电源的问题
# ]1 _+ e$ C0 r" V- ~% z是否多电源都要尽量分开?数字/模拟的1.8或者3.3是不是一般通过磁珠隔离?像有些AFE部分是不是还要再细分才能使得性能好?4 H8 X% Q" k) o
对应这些多电源的,是单独地通过一个DCDC转换芯片来转换相关的1.8或者3.3吗?+ W5 {$ z) p0 c- e0 L6 W8 m$ B; ?9 A
还是可以复用?) Q: ?* M* ~4 f/ U! p& X
一般如何处理,一个DCDC转换芯片可以挂接几路多电源?
作者: superlish    时间: 2007-10-27 17:37
俺理论不好,说不出大道理。不过我做有个板是挂几路电源的 ,转换芯片也一直挂接下去。5 T/ z- _" U2 y* l( S6 k
一个电源用几个磁珠隔离分几路, 回流地是不同的,  真晕
作者: yangcanhui07    时间: 2007-10-27 17:59
我觉得电源铺铜应该是为了使电源的分布阻抗最小以及为信号提供参考平面
作者: superlish    时间: 2007-10-27 18:24
原帖由 yangcanhui07 于 2007-10-27 17:59 发表
; U5 ~4 s( `0 ]8 m. [9 e' e我觉得电源铺铜应该是为了使电源的分布阻抗最小以及为信号提供参考平面
, }1 t* Z$ r' Z/ D' Q: k

& m* P" j2 N% r4 s- u4 X: e使电源的分布阻抗最小     
  i6 q* m" p% g* M; O           是不是因为线会发热吗?5 c) V# ]7 l8 D. v0 M
为信号提供参考平面
; i/ {' w" `( a) N对于一部分小电源,只是布一小块,多个电源就有几块了,而信号跨了好多区了?
作者: mengzhuhao    时间: 2007-10-27 21:46
原帖由 superlish 于 2007-10-27 17:37 发表
+ c% d* }9 I8 Z1 O俺理论不好,说不出大道理。不过我做有个板是挂几路电源的 ,转换芯片也一直挂接下去。
3 f9 X. S  A1 B* g, V1 E一个电源用几个磁珠隔离分几路, 回流地是不同的,  真晕
希望高手能从电源完整性角度能更深入的解释一下就好
" E2 Z3 p( g5 `% O2 r# ]5 t对电源布局方面经验还是太少4 b; i9 a6 D8 u  j1 R

3 u; I3 ~; j4 g3 K: z' c( ]对于一般的设计来说
9 Q$ Y1 T) }" W电源的设计一般的准则是什么呢?
作者: Allen    时间: 2007-10-31 09:58
原帖由 yangcanhui07 于 2007-10-27 17:59 发表
  i% G( n! j8 m9 Y! B我觉得电源铺铜应该是为了使电源的分布阻抗最小以及为信号提供参考平面
1 w+ o/ e7 P" r* w) X
同意!, ^) ~( n/ k4 {. ~/ Q

4 A0 L: p3 I1 W/ q. \
  i+ ^8 ]6 w. J. }- i
" _! q# W) R& q! w3 ?% U3 r; y3 P3 k- O
每个BGA的PIN下面的绿色铜皮对地平面都可以等效成一个小电容,这些许多小电容并接在电源上,可以为电源提供极低的高频阻抗。如果铜皮面积足够大,就可以直接作为信号参考平面,在计算阻抗的时候要注意这一点。
作者: superlish    时间: 2007-10-31 11:48
铜网络有很多种 那么都是信号参考平面时  参考不同的平面对应的VALUE是不同的  优先级是怎么样的呢??
作者: forevercgh    时间: 2007-12-22 17:33
原帖由 allen 于 2007-10-31 09:58 发表
" f  x" D6 e4 R5 }, K( E# H. f9 D4 r5 \. \6 z
同意!
& S, _+ j2 K" H9 \# m% g+ M713
- O$ R6 b4 p$ p4 Y7 _9 ?
" V1 E) I3 @; i5 `714" m6 \% ~5 d5 L8 l4 m1 |8 @
6 k- ~) u: i. H0 z
每个BGA的PIN下面的绿色铜皮对地平面都可以等效成一个小电容,这些许多小电容并接在电源上,可以为电源提供极低的高频阻抗。如果铜皮面积足够大,就可以直接作为信号参考平面,在计算阻抗的 ...
" w( q/ ~5 ~# Z- ^8 W
) D, ~1 Z& L1 l" ^: F! V/ ]
admire
作者: lihongfei_sky    时间: 2008-4-17 11:21
原帖由 mengzhuhao 于 2007-10-27 21:46 发表
( d% W1 P2 g0 |  W" c5 e* @- c希望高手能从电源完整性角度能更深入的解释一下就好+ s" P" b- D2 I9 M
对电源布局方面经验还是太少1 r+ A/ {5 j! J/ r& d# c( o
# i; R1 P0 I* [" x9 o3 n7 C$ v: i
对于一般的设计来说
" E" _; I% y8 k7 ?; ]电源的设计一般的准则是什么呢?

% r3 S& C7 M) x; }想问一下,电源平面需要完整性吗?
作者: libsuo    时间: 2008-4-17 16:24
原帖由 yangcanhui07 于 2007-10-27 17:59 发表 % ?* f( m( G4 {3 E( ~! x
我觉得电源铺铜应该是为了使电源的分布阻抗最小以及为信号提供参考平面

2 f7 P. m- B9 E( N( Y
+ A# N4 I/ L0 I) @: r( t电源铺铜的目的的确是为了减小PDS的阻抗。但是信号参考平面一般都是用地平面的,只有地平面能提供给其他信号纯净的回流路径及良好的EMC平面,包括电源。; _/ E' q+ S) I, p. R
减小PDS阻抗可以有效的降低电源系统大电流时的电压塌陷(地弹噪声),而电压塌陷是信号完整性的四大问题之一。3 n! @' u3 u$ E6 P
需要说明的是电源铺铜并不能代替去耦电容的作用,因为铺铜部分与地平面之间组成的平板电容容量是很小的。' {% S5 _' }  j5 J

* [2 {0 x8 j, u6 ?- d: v这些问题都可以参考李玉山翻译的 Eric Bogatin著的《信号完整性分析》一书
作者: infotech    时间: 2008-4-18 08:25
原帖由 luolicheng001 于 2008-4-18 01:26 发表
. Y2 b# C2 z' N3 n8 S/ Z, x《信号完整性分析》的资料谁有?谢谢了.
' K" E& C( s+ v( h
请注意!在这里问这个问题不合适!
作者: lygo    时间: 2010-3-5 23:55
我也遇害到类似的问题




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2