EDA365电子论坛网

标题: DSP 的高速 PCB 抗干扰设计 [打印本页]

作者: geronimo123    时间: 2020-4-27 09:59
标题: DSP 的高速 PCB 抗干扰设计
以四层板为例
, Z% ~3 t8 A5 i' D9 bDSP 的 4 层板定义:顶层(top),电源层(power),地层(GND),底层(bottom)层;关键的信号选布在底层(bottorn
1 P7 x) q+ U" X4 c层),使重要的信号走线空间更大,器件尽量放在同一层面上。DSP 与 Flash、SRAM 之间是主要的高速数
* E( o+ U4 R. m) J! ?5 e& m9 m2 _字信号线,所以器件之间的距离要尽量近,其连线尽可能短,并且直接连接。数/模分开布局。模拟信号7 d; i# B$ T* e, v& Z( C1 q
器件尽量集中,使模拟地能够在整个数字地中间画出一个独立的属于模拟信号的区域,避免数字信号对模# ?1 |' c$ L; i
拟信号的干扰。对于一些数模混合器件,如 D/A 转换器,传统上将其看作模拟器件,把它放在模拟地上,( u& q  @# G9 w0 B2 }* B
并且给其提供一个数字回路,让数字噪声反馈回信号源,减小数字噪声对模拟地的影响。 , `1 ?7 W+ J8 G; v
对于时钟、片选和总线信号,应尽量远离 I/O 线和接插件。DSP 系统的时钟输入,很容易受到干扰,对它7 v+ [. Z# A/ ^" O4 f
的处理非常关键。要始终保证时钟产生器尽量靠近 DSP 芯片,使时钟线尽量短。时钟晶体振荡器的外壳最
/ E& z+ _. g+ z7 _3 ?, ~9 C, B好接地。加退耦电容可以旁路掉集成电路器件的高频噪声,还可以作为储能电容,提供和吸收集成电路开" a- _! u# V& E. m
关门瞬间的充放电能。PCB 边缘的元器件离 PCB 板边距离一般不要小于 2 mm,PCB 最好为矩形,长宽比
, H6 q$ D% W* L6 B0 k0 c为 3:2 或 4;3。布线大体上是从核心器件开始,并以其为中心展开。对于 DSP 这种 PQFP(Plastic Quad FIat $ A1 V  f$ u" Z4 {
Pack)或 BGA(BaIl Grid Arrayr)封装的器件,如图 3 所示,应先根据 SRAM、Flash 和 CPLD 的布局位置大体5 `8 Q# P" A  f( f( T6 a* `
判断出走线方向,对引脚进行扇出(fanout)操作。当信号线(trace)间隔 3 倍信号线宽时,信号间相互串扰3 C% ]- v" E- x. S
(coupling)的几率只有 25%左右,这样就可以达到抗电磁干扰(EMI)的要求。所以,像 CLK 和 SRAM 这些高6 K+ u5 j+ ~: A+ H( A3 g: B
速信号线,切记与它旁边的信号线远离 3 倍宽以上,调等长时,即蛇型走线,线与线的宽度也要 3 倍信号7 n% w7 r* k- c6 Z- @
线宽以上,包括对于其本身的信号线也要 3 倍信号线宽,
4 ~+ U. o( z, e  Q. Z对于时钟信号,要使其对于其他信号的走线距离尽量大,保证在 4 倍线宽以上的距离,并且在时钟(零 3 ]/ v! z3 ^: R
件)的下面不要走线;对于模拟电压输入线,参考电压端和 I/0 信号线尽量远离时钟。40 mil 的线宽,可' y6 ~9 ^7 j% U
以通过的电流能保证有 l A;对于过孑 L,钻径为 16 mil 的可以通过 1 A 的电流,所以对于 DSP 系统,电源
- T4 Y8 K8 e5 }线大于 20 mil 即可。高频数字电路和低频模拟电路的地回路绝对不能混合,必须将数/模地分开,因为数
! o7 C7 j" L/ x3 _; j& U1 o1 o( H+ _1 w字电路高低电位切换时会在电源和地产生噪声;若地平面不分开,模拟信号依然会被地噪声干扰。所以对! m2 W. h# J' w
高频信号应采用多点串联接地,尽量加粗缩短地线,这样除减小压降外,更重要的是降低耦合噪声。但对
* R: `* @9 f% A) t& l于一个系统而言,无论怎样分,最终的大地只有一个,只是泻放途径不同而已,所以最后通过磁珠或 0 n
" w4 [" T9 v  ]电阻,将数字地和模拟地连在一起来消除混合信号的干扰。
/ }/ W( S' P8 Z% U
+ g  {" l" u, b4 `# h* [5 ~
作者: somethingabc    时间: 2020-4-27 13:17
谢谢楼主分享,学习了




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2