EDA365电子论坛网
标题:
基于ProtelDXP的信号完整性的分析
[打印本页]
作者:
turth
时间:
2020-3-4 09:07
标题:
基于ProtelDXP的信号完整性的分析
基于Protel DXP的信号完整性分析
9 e1 F# u- F# \ }" B
1引言
" S+ x) \, X4 i' p
信号完整性(SignalIntegity),是指信号沿导线传输后
3 W5 K3 W: g4 a6 R/ [
的质量。随着高速电路的发展信号完整性问题变得越来越
; y& k, _) f1 Q4 x- k
突出,高速电路中,导线已经成为具有分布参数的传输线,
Q# U$ e; e" R( ^' g3 L
信号在传输线中传输时会出现诸如过冲(overshoot)、欠冲
9 U7 @8 H- @. g( V8 ^: W- }/ P
(undershoot)、振荡(ringing)、反射(eflection)串扰(cssalk)、
0 d, r% J% ^* Y8 Q: d& B
地平面反弹噪声(groundbounce)与同时开关噪声(SSN)等信
8 h' r1 G( U' h
号完整性问题,尤其是在低电压高速系统中,信号完整性问
# H* `! n. e2 k) N! L
题的存在,常常会引起电路的误动作,导致设备不能正常工
' t6 h& B6 ^/ m$ k$ l
作。为了保证信号在传输后仍保持其正确的时序和电压,同
7 r" A& _( a* ~; y2 K
时又能满足电路建立时间和保持时间的要求,必须解决好
# _. }5 \2 L) F0 g' Q
信号完整性问题。
! m* i$ l* j( R/ r. H" j
1.1信号完整性的起因
; |. x9 M8 t9 S/ e
产生信号完整性问题的原因很多,- -般来说总结为以
# }( Y" m0 z# X& d
下几点。
' g X% R) t1 o- L, @- g' W
首先是高速、高密度芯片的大量使用。- .般来说,在数
5 i4 g0 ~4 {. k7 \7 o3 G0 r6 f
字电路中,如果信号上升时间Tr小于4倍传输延迟时间
, D) H% U2 E% Q( G
Tpd,就会产生信号完整性问题;对于高密度芯片,当大量信
2 U3 D( Z- J0 n
号同步切换时,会在电路板的地平面上产生较大的地弹噪
& F: f8 W; G7 T, }
声和同步开关噪声。
* D; K; ~3 f- t( `
其次,随着电路面积的减小,线间距减小,加剧了信号
" i2 {' w, e; F# p" }, x
, q$ V9 `4 _2 c* `4 m
1 l6 I) Y4 v K
( a$ z+ v! ?. [7 `
作者:
道法自然
时间:
2020-3-4 19:29
信号完整性(SignalIntegity),是指信号沿导线传输后% O# u+ h4 F: h: F 的质量。随着高速电路的发展信号完整性问题变得越来越0 Q2 s/ M% }0 m) Y 突出
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2