EDA365电子论坛网
标题:
DDR2的timing margin 高手给点意见
[打印本页]
作者:
xf622
时间:
2009-9-18 08:56
标题:
DDR2的timing margin 高手给点意见
想请教大家 这个表的 时序计算方法 和传统的源同步系统 的时序计算方式不太一样
# n; ~( u) T w
& L1 B9 u2 I( t/ s
请问大家 怎样结合传统公式分析这张表 然后进行仿真??希望 大家给些意见
: R1 T5 i4 o- |# }8 r5 z. E
9 h/ b' _% }, R+ t! B, N& l
谢谢
1.JPG
(157.4 KB, 下载次数: 15)
下载附件
保存到相册
2009-9-18 08:56 上传
作者:
forevercgh
时间:
2009-9-18 13:09
micron的DS/AN里的图吧?
作者:
xf622
时间:
2009-9-18 13:35
是,就是不知道怎么和源同步公式结合使用
4 y2 i/ S) l6 H6 W
似乎有矛盾
作者:
xf622
时间:
2009-9-18 15:55
自己顶一下
作者:
xf622
时间:
2009-9-20 14:18
等待 高手指点一二
作者:
forevercgh
时间:
2009-9-22 08:54
本帖最后由 forevercgh 于 2009-9-22 08:55 编辑
1 A' ~( k4 j. d
$ C5 c8 V' ?. j) w9 b8 B
LZ先解释下什么是源同步吧?
6 z e3 s+ @# {; R! H1 K4 ]
其时序方程是什么?
! }3 l: [, h0 c" s( }% O6 d
你觉得不能应用在DDR2系统的原因?
作者:
esove
时间:
2011-6-19 11:58
看看图先
作者:
cedzbj
时间:
2012-6-7 16:00
进来看看
作者:
dzkcool
时间:
2012-6-8 10:57
micron的DS/AN能给我看看吗?或者给个下载链接,谢谢!
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2