EDA365电子论坛网
标题:
信号完整性/电源完整性SI/PI分析
[打印本页]
作者:
dark
时间:
2019-11-12 13:23
标题:
信号完整性/电源完整性SI/PI分析
SI/PI是涉及数字电路正确操作的相关的两种分析。
5 ] Q3 `& e, l
SI重点确保传输的1在接收器端还是1(对0同样如此),对SI分析目标是消除关于信号质量、串扰和定时的问题;
b& L" h8 g7 ^+ Z$ |# b' s- E7 N
; \' B( p2 ]7 e
信号质量
. j: w+ X* ^' D
. G% B$ V i4 U3 y `8 I
获取具有明确的边缘,且没有过度过冲和下冲的信号。通常可以通过添加某种类型的端接以使驱动器的阻抗和传输线的阻抗相匹配来解决这些问题。对于多点分支总线,需要将端接和拓扑的长度变化相结合来控制反射。
4 s* N3 N, K8 R; v3 u4 p5 {
3 e6 @) [1 ]- n: H2 S: R
串扰
9 f1 G5 v% {0 i7 j) k- |
1 \6 F. w) o8 c9 c4 J- P
涉及多条相互耦合的传输线,随着走线挤进密集的电路板设计,了解它们正在相互耦合多少能量对于消除因串扰产生的错误是非常重要的。
- f V; I# F( _0 `) J
, ^* a/ ~ I/ j c* u
分析模型包括驱动器和接收器、芯片封装及电路板互连(由走线及过孔、分立器件和/或连接器组成的模型)。
8 P: ~# _- z/ B- X9 [
8 u; n( P( A$ _- N* Z n6 m. p) B
驱动器和接收器模型
% N. k1 w: o5 q. d, ~' J
4 c% F0 h# W5 N' M
包括缓冲器阻抗、翻转率和电压摆幅信息,通常IBIS或SPICE模型用作缓冲器模型
/ p2 k+ B# F2 V/ j1 `# p' P
% P# G* a) O2 s% i j5 F* J
互连模型
# @: K* g- i( G/ F7 }# e# M& o% P
1 J& u3 q# f- R( w1 w, E
包括行为类似与传输线的电路板走线。此类传输线具有阻抗、延迟和损耗特性,决定了所连接的驱动器和接收器与彼此进行交互的方式。
' P$ p& [! n4 j$ j2 }6 s+ l
, {; w/ E: V( f4 C: X9 K5 u
最基本的信号完整性分析包括设置电路板叠层(包括适当的介电层厚度),以及查找正确的走线宽度,实现一定的走线目标阻抗。
) H! b7 @' \2 O* a
作者:
sunfulong321
时间:
2019-11-12 13:57
目的是?
作者:
wu6886
时间:
2019-11-13 02:40
感謝分享!!!!!!!!!!!!!
作者:
947812879
时间:
2019-11-27 14:43
学习学习
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2