EDA365电子论坛网
标题:
Xilinx.com 和 Xilinx 技术文档中的常用术语定义(4)
[打印本页]
作者:
uperrua
时间:
2019-8-13 13:44
标题:
Xilinx.com 和 Xilinx 技术文档中的常用术语定义(4)
G
0 ^$ G3 {" _3 |" Y, T0 b
门阵列
4 Y; }9 a% t( |; |, x
是 ASIC 芯片的一部分。门阵列表示在 VLSI 类型的芯片上重复出现的特定门电路类型。这类逻辑需要使用掩码才能对门电路模块之间的连接进行编程。
6 l# b2 W3 ]% U4 k0 G) ]
: ~7 E7 b3 X$ Y* c$ `( f
GBIC
2 x1 I- s# @. a; b# L1 A: `
千兆位接口转换器
* F9 a$ q5 G, Y2 g
. \- P! K& F$ A& F
Gb/s
4 q% O0 O" c$ k4 ]8 a
每秒千兆位
: I1 C# T" a, s% u: z- |
6 o( {6 o! p* [' U
GCC
% [: D* y% c& ^
GNU 编译器集
3 H6 K( m% L2 u4 I
6 g& w: c" u( M& Z. F; w3 ^
GEM
' Y* D' E; U$ ?9 N$ p
吉比特以太网媒体
* H9 c; K1 N+ O1 l* i# G9 ? I" i
; I' ], A4 {4 l+ \( B/ Q' Y
GEMAC
* B- F# ]2 R% T: w* S9 c
千兆位以太网媒体访问控制器
$ x. o3 i- Y2 i* T* }* E
) Z# j! t/ g u
泛型
& ?! }. g1 M& b" D) x( L# ^) O
在 VHDL 中,泛型是将特定类型的信息传递到其原始环境的设计描述中。
6 N7 ^- n8 f2 Q( _
( W. R8 A; o" A, U( S" D
GFC
6 O4 y4 ]% ^$ R* _8 Y
千兆位光纤通道
1 x) Y# H% }) Y1 g' Y
# }6 Y8 F6 ]# B/ U) h7 z0 v% d
GIC
9 K# ^% U( R; V, g! `; ^5 b
通用中断控制器
- d3 C2 U- f" w, R* v+ S+ r
0 P, i- f3 D8 v/ q" E7 W
GIE
* s G5 {5 I( {/ ?3 k3 y# v3 h
全局中断使能寄存器
4 J3 ^4 O* S' L! Y! p
3 A) s( q7 ^9 \* L
GIER
" C. t- W# p' c0 K. U% [# P) F
全局中断使能寄存器
8 k+ C. h G: H$ G
* ~5 V5 O' J2 v$ E+ F
毛刺
" r' Q, b/ g8 \7 q2 W' H3 M
是硬件中出现的虚假电子信号或其他异常行为。毛刺还可以描述您在软件中看到的、由硬件造成的一些问题。您不能使用该术语来描述软件错误。也就是说,它不是软件错误的同义词。正确的使用方法是:当您在开发板上按“正弦波定序器 ”按钮时,可能会在“ChipScope™ 分析器波形”显示窗口中看到正弦波毛刺。
. m8 `* O* {5 E5 _9 I7 C6 ?
; V$ ?- q0 C! N' i6 k9 ?
全局三态网
- I. Y. ~% ^# C) f8 z
全局三态网会在启用边界扫描之前强制所有器件输出进入高阻抗状态,并执行 EXTEST 指令。
0 ]5 B! \ A4 V- k7 P
8 ~1 z& `# x0 i: l' }! q8 g
全局缓冲器
3 M1 V( A: q2 B- @. _2 N* J
是用于连接长线的低歪斜、高速缓冲器。它们不会生成逻辑映射. 在芯片的每个角中都有一个 BUFGP 和一个 BUFGS。主缓冲器必须由 IOB 来驱动。 从缓冲器可以由内部逻辑或 IOB 来驱动。
8 |0 `2 F1 a" @7 b
8 m7 q( W% J2 U* [
全局设置/重置网路
7 J4 a+ x. W; s9 h D {
是一个高速、无歪斜的专用网络,可减少延迟和路由拥塞。此网络可以访问芯片上的所有触发器,并且可以重新初始化所有 CLB 和 IOB。
' M7 g$ s% M3 E+ ?! }4 i
a5 `' |* P# `( G" g6 d1 w
GMII
$ Q8 ^# A3 Y( ^+ A) G
千兆位媒体独立接口
7 S- o! ~# U! g3 I+ p& Z
- N' W) n1 H8 [
GP
! S7 ^3 Q5 a( n- O& D2 d' v- H4 o: X
通用
' {# O# s, ~, p3 q- c
# B0 f$ K3 y. x5 E' w4 d
GPIO
/ T a5 y' g, F7 C4 ~& W( Y
通用输入和输出。是连接至处理器本地总线 (PLB) 的 32 位外设。也可以是没有分配特定功能的 GPIO 引脚。设计人员可将它们用于特定设计的功能。
& h, [' `" r, ^; g: }8 H' t
9 |2 q1 q2 {" B/ o. N
GPP
+ h: [- P. r% }" k5 f
通用处理器
% q$ Y" _2 p% ~( \
: e* }1 a5 O# {7 [& `
灰色码
% ]" a f' O5 d1 T; w9 I
是一种二进制代码类型,它使用二进制数字表示数值,而不是在一个位置上表示前面的所有数字。例如,在灰色码中,整数 7 将作为 0100 来执行,而整数 8 将作为 1100 来执行,而不是使用二进制将它们分别表示为 0111 和 1000。
|. v- x2 }! v% a
y; E- z5 F8 d- N- G0 `4 f
灰盒方法
1 T' W h5 _" D+ A$ L9 I0 ?
开盒方法就是以交互方式使用 Xilinx® 设计系统 (XDS) 来执行实现流程的方法。它在传统意义上被称为“手动流程”。
, z& d+ P" U6 U# B
& A Y! S& \1 m3 f7 O# C
接地弹跳
: t6 ^+ i( B, j8 V" V$ F# N
在地面或芯片内部的功率级发生的电压高峰,这主要是由接地引脚、连线和地面金属化的混合电感引起的电流变化。在多个输出状态同时发生改变时会经常出现这种问题。
. N* h0 u$ `3 o i/ S |
& p V" o( Z9 H. K6 |9 J) }4 y
组
! m, W l+ a* r
组成总线的通用信号集。就计数器而言,例如,您可以合并生成实际计数器值的不同信号从而组成别名或组。
% D+ b* g. F( L. k
: _/ Z% |0 v7 D& S3 H0 ]
GSM
5 ~, q+ [# b4 Q! e
全球移动通信系统
3 O, x! @. n* T5 I
* C% Y& @* h4 U, X; u
GT
- L2 z# K C' T7 V) m
千兆位传输
) n: T7 W8 U y
7 @, [: a; }$ l2 z; R
GT/s
( ^/ X9 w! ^) s) l6 j
吉(10^6)次传输/秒
( f [6 [% t6 D! ?& n; ?2 Q
" \' |1 c# G1 }* n; |
GUI
/ l B( o# }; ?- E" x: q
图形用户接口
6 f6 K4 y5 u8 f
- g, X& f! }8 y- y5 H6 q
指导文件
B7 Q5 V/ r( h7 ^$ ?
先前放置和路由的 NCD 文件,您可以在后续布局和布线操作中使用该文件。
0 n) |5 \6 `8 X7 J' W$ P4 A) F
. d9 A8 m3 p. w3 L6 A
指导模式
2 U1 x4 u+ Z: h# s
指定在放置和路由过程中使用的可选指导设计文件。指导文件是 NCD 文件,它将作为放置和路由输入设计的模板。如果是在先前的设计基础上进行一些细微的改动来创建新设计,则使用该文件将非常有用。
( H; x8 V4 K) I" q o
5 \9 b1 i" R2 X7 @; s+ t
指导设计
; L0 C8 h$ ]8 F8 ?+ v( _' ?4 Q c0 P
使用先前实现的文件版本来执行设计映射、放置和路由。通过指导设计,您不仅可以保留先前实现的布局设计和性能,同时还可以修改逻辑或将其添加到设计中。
" @4 d: w' ]7 S" i% L5 ]1 f! I. [8 H; Z
) g0 M2 k0 M0 M
$ J% ?/ K0 A# b* V- z% e5 H; E
H
8 {, |, u& N8 b# w4 R' X# q; W, \
& T' b4 j; n' S8 r: w& D
硬宏
3 {3 \( W) R' \9 D4 F% \
设计人员在 FPGA 编辑器中创建的宏可被保存为 NCD 文件。它们可以在设计中被实例化,以保持由设计人员定义的准确布局和布线,但缺乏进行仿真和后端注释的特性,因为它们在设计采集网表中不具有相应的的逻辑表示法。
, v/ } o% \$ ~( ~ r
. o" T) Q! J# W
硬件描述语言
, a) r$ C0 V, w
可用文本代码描述电路的语言。在业界最广泛使用的两个 HDL 为 VHDL 和 Verilog。HDL 以一种技术独立型方式,采用高层次的抽象来描述设计。
& a: v" S7 U7 {0 h
+ h! o# T% E' ^" Q
硬件平台
9 D( s6 N7 o; }# l- T. X# R
您可以使用 Xilinx® FPGA 技术在处理器子系统中定制硬件逻辑。此类定制不能通过标准现成的微处理器或控制器芯片来实现。硬件平台是用于描述灵活的、嵌入式处理子系统的术语,您可以使用 Xilinx 技术来创建该系统,从而满足您的应用需求。
+ M: L- P! K- {. n
4 |$ q8 l6 t3 F; z, O; m
硬线
9 @. m- |. g, m
与 FPGA 具有相同结构的不可重编程器件,但它可以使用金属连接来替换受控的存储器单元和逻辑。此类器件通常在 FPGA 进行完原型设计后使用。它通常在大批量的设计中使用。
3 x% W( n7 `. g6 g m! }& R
; S/ E0 V" |! F; b9 s
HARQ
) w& b' Y- I6 z) N4 Q. \' ~$ E
混合自动重传
5 S/ |" p: c$ u6 F
$ D% y# B+ a4 ?/ Z! q% s
HDFB
9 \. c! ^; E& A4 j) l& Q
查看 high-density_function_block.
# V$ [1 s; s1 c& l% ~8 i
1 o$ n* [2 `' f& O
HDL
% L9 \ L# p9 N& T6 ?
查看 硬件描述语言
$ k+ m* u6 Q. ?+ o5 S' ?
9 Q/ f% I. U' k
HDLC
/ y# i& \" O/ P3 y
高层次数据链路控制
3 C! `& j- [" H2 }* [
" Z9 B. N3 t( D1 b3 q. L
HEX
5 o9 ?5 I0 D! _; |
使用 HEX 格式表示的 PROM 数据的简单文本转储。它具有无限的数据容量。
6 l# d; P) E. L7 t* t/ I
! W2 e2 R$ o- @, r% Y+ g( C
HI
8 l* n8 f) m8 ^4 O0 `2 W( P
HARQ Indicator
7 I }5 j% @8 k e; k9 ~- V$ k
$ ]/ n, D2 p8 t3 [! S! G" W
分层设计
/ S+ R! h o. l! x5 e; ?
通过多层,即从最高层(概述)到最低层(电路细节)来描述设计的方式。另一种设计为平面设计,它在同一层次描述所有设计元素。
! W2 P9 ?/ U+ n$ Z: t: a
' k% e; l N; b/ i
分层视图
; \+ n4 I6 z( r* q; [+ E/ }
在 XPS 中,它是 IP 目录和系统组装面板使用的默认视图,它将按 IP 实例来分组。IP 实例排序将基于从上至下的分类原则,即处理器、总线、总线桥、外设和通用 IP。同一类的 IP 实例将按实例名称的字母顺序来排序。在使用 IP 分组时,您将更容易查找与 IP 实例相关的所有数据。当您在硬件平台添加 IP 实例时该视图将特别有用。
, G& f8 e$ E, b L. W) F
" K, B0 r; `& ]1 ?9 z0 D' ^5 f
高逻辑电平
. _% \$ v' A! ^5 t' p0 C2 B6 e% C
二进制逻辑中有两个逻辑电平:高 (1) 与低 (0)。高状态代表两个电压中的高电压。
% I4 {/ D! Y7 T+ X
4 W( f% O; R1 a: S
高密度功能模块 ()
]" o5 p/ j: r
是 CPLD 中的一组宏单元,它可以有效地执行复杂逻辑(如算术运算)。
* F. Q: ^( m) G% r
$ i1 C; r( p) h2 X. e- d
高阻抗
$ X( X B" V$ v* K1 ?& C
三态组件的第三态或悬空态。
/ P4 c& B: o* W
$ S* u" \) w) W' Z: _+ D' ]) o
保持时间
n# y" D7 [/ r9 o0 [
在到达时钟触发边缘之后输入数据保持稳定,从而可以可靠地激活器件所需的时间。
% _9 l) ]% ?' O1 U7 R0 N; d8 w
' {* ]& d# y' ~' n
热插拔
7 a, I0 R& [: H4 J/ \: P2 o3 E
可以使用软件控制在电脑运作时插拔卡。
/ ^/ P9 C6 O; a9 i
$ G8 u1 I, T; w8 j7 w9 o: \
热转换
$ G7 h) K9 g* v. Q3 N: O
在带电的情况下插拔卡,无需软件控制。
) Z% R+ A6 O* X; }
6 c# Q2 i: C6 R
HSDPA
6 {5 a+ X/ `% c) p$ d" N: i8 e+ \
高速下行链路分组接入
( d7 X& M8 b$ n. `, B4 T3 {5 J4 H
- H. d1 ]5 h, ]- F' I( P; h
HSEC
6 g7 v- X% ~" D5 C* ^% i4 i
高速以太网 IP 核
8 z" P+ o4 g9 H! p, T
S; _$ l. x/ L8 c% S+ Q# j7 g4 p
HSTL
4 Q$ _+ r. y# K0 D6 p7 M1 v; L7 F
高速收发器逻辑
$ k9 A) s/ G6 E: X/ ~& P7 H S
3 g/ \2 F/ \9 Z1 F; _
HWICAP
. C- s% C$ T& z0 P' F$ }# L
硬件 ICAP
2 j, D0 t2 }* H+ y% u1 z( _
2 h6 k% A& v/ x3 I
; F7 V& }+ H7 `; ~8 C
- {2 J; o( ?1 w+ A
作者:
fanichicl
时间:
2019-8-13 18:36
学习一下
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2