EDA365电子论坛网
标题:
DSP之 keystone架构组成部分
[打印本页]
作者:
ulppknot
时间:
2019-7-18 10:51
标题:
DSP之 keystone架构组成部分
keystone架构组成部分
5 U* Z4 K1 O/ k% Q, U; ~& x& O/ B, y
5 c/ F t. k% n9 x( s; ^
6 L0 |$ z! R2 `4 _
1).全新的C66x定点/浮点内核:速度高达1.25GHz的高性能DSP内核,单个器件上可实现最高320GMAC和160GFLOP定点及浮点整合性能,整合多个DSP,节省板级空间,降低成本和电源需求。
4 C4 e0 P: i( [1 h1 |% c+ S- e
* b# f8 P5 z$ `+ s+ B
6 D9 q' u2 M- \5 Y0 k& v8 H# g0 B
2).可配置协处理器:用于减轻系统微处理器的特定处理任务。
# P( f$ D" ^4 \
/ k1 C- R; Y4 ]3 l6 j( w: w
* H" F8 R' f: J- R2 Y
3).层级存储器:重点讲述。
" K6 u- t# v. H; s+ \( s
+ W. V5 V5 Z* `/ G, @) V
, E5 f% D) _% Q/ R2 d) S
4).TeraNet交换结构:芯片内部总线矩阵。
, ?) `0 j. Z3 ?
8 e) W6 N) f3 ^ Z) V
+ E1 t8 X. z( | e; I2 r' E
5).多内核导航器(Multicore Navigator):将上述组件连接在一起,是一个创新的基于包的管理器,它控制8192个队列,当任务被分配到队列,多核导航器提供硬件加速分配(把任务分配给相应的可采用的硬件),不需要耗费TeraNet资源,包的搬移不会被内存存取阻塞。
' |' f+ n8 w/ `# I6 U4 Q& @: I
* ?9 R- r1 j3 M* l1 A& h
- R; w. v! }( L& x7 \
DSP之 keystone架构组成部分.jpg
(42.54 KB, 下载次数: 0)
下载附件
保存到相册
2019-7-18 10:50 上传
6 B- D& d. f- h$ _# E0 Q" K3 s
! Q7 T( m f/ E! C0 P" Y
! P' N) u" R6 V
1 v. E! a& i3 w" x0 w
% }( t `6 |+ e# _% W
作者:
wu68aq
时间:
2019-7-18 18:58
keystone架构组成部分5 K-
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2