EDA365电子论坛网

标题: PMOS LDO和NMOS LDO的区别在什么地方,还有具体在选型的时候该如何进行选择 [打印本页]

作者: aicongcong    时间: 2019-7-16 16:59
标题: PMOS LDO和NMOS LDO的区别在什么地方,还有具体在选型的时候该如何进行选择
如题,最近在看LDO,看到有PMOS LDO和NMOS LDO的区别,想问问有没有大神了解,说一下详细的区别,最好有一些文档是更好。
; K6 b- O! R* l/ o' M% O* a
作者: jacky401    时间: 2019-7-16 21:27
PMOS LDO和NMOS LDO两者之间主要是压差不一样,PMOS的dropout是饱和压降Vdsat,而NMOS的dropout电压是VGS(Vdsat+Vth)。
作者: pengyujun180334    时间: 2019-7-17 09:04
学习
作者: 杜胖胖    时间: 2019-7-17 10:26
就普通PMOS LDO和NMOS LDO来说,架构不一样,适合的应用场景也会不一样。在PMOS LDO中,栅极驱动由误差放大器给出,源极接输入电压,在某一点上,误差放大器的输出饱和,也即Vgs的绝对值不会比地电压减去输入电压的绝对值更高,此时Rds最小,有利于实现超低压差,所以PMOS LDO更适合在一些高输出电压(此时输入电压也较高,相应的Vgs的绝对值越大,Rds越小)的场景下应用。对NMOS LDO来说,源极接输出,当输入电压接近额定输出电压时,误差放大器将增大Vgs以降低Rds来保持输出电压稳定,在某一点,Vgs不能再增加,此时误差放大器的输出等于输入电压减去地电压,此时Rds最小,输入电压达到了可以维持额定输出电压的最低值,即实现可达到的最低压差,若此时继续减小输入电压,那么Vgs也会随着减小,Rds增大,输出电压将不能保持在额定值上。另外,如果要实现低输出电压时的超低压差,不妨选择带有偏置轨或者电荷泵的NMOS LDO
作者: Aubrey    时间: 2019-7-17 10:53
Vdropout,NMOS = Vout + VGS,P ASS [V ]
. T8 c+ `# z& ?+ SVdropout,PMOS = Vout + Vdsat,P ASS [V ]( b8 n  A1 M* n3 ?9 X
常见的都是PMOS,如果是低压、低压差场合,NMOS更适合" R  w8 i( |" S- g5 }1 k; F

/ L# m( X: \9 B/ ~2 b Design of low-dropout voltage regulator.pdf (2.39 MB, 下载次数: 104) ' W: A# S3 P. t7 c# _0 F
Linear Regulators-Fundamentals and Compensation.pdf (594.17 KB, 下载次数: 61)
) V) u7 t' k2 i4 u, _7 F4 o) g* H: y, h) D4 O! b: L! Q
; h/ {0 r( D# e; I& O' c% H

作者: aicongcong    时间: 2019-7-17 12:39
杜胖胖 发表于 2019-7-17 10:260 R  Z+ c: V% I: z  T/ n
就普通PMOS LDO和NMOS LDO来说,架构不一样,适合的应用场景也会不一样。在PMOS LDO中,栅极驱动由误差放大 ...

# u% |) X' R; Y- V1 ?+ H& T5 i谢谢回答,我先仔细看一下
( f  Q3 Y8 T( M1 }& V( H3 _4 r4 y
作者: aicongcong    时间: 2019-7-17 12:40
Aubrey 发表于 2019-7-17 10:537 Z# v* ^4 P, n$ p' B0 ^3 L
Vdropout,NMOS = Vout + VGS,P ASS [V ]
  U" b2 ]: b% P8 J1 C4 DVdropout,PMOS = Vout + Vdsat,P ASS [V ]# e6 f  i; Y* B1 {, E8 H! ^
常见的都是PMOS,如 ...
' r% x1 W  \. s: I
非常感谢9 Q* T+ p9 \- c) g; }3 B5 ^  K. V; u

作者: aicongcong    时间: 2019-7-18 21:53
aicongcong 发表于 2019-7-17 12:40: Y' j2 z4 ]8 L0 ?- w: Y2 j
非常感谢
& Q0 F, V1 @* |' O( ]4 V- O
Vdropout,NMOS 这个指的是Vin吧?Vdropout,NMOS = Vout + VGS,P ASS [V ]这个是怎么算出来的?' t5 F5 y* y. }; @: w  S" }! C

作者: xiaoqiqqq    时间: 2019-8-22 18:25
楼主讲的相当透彻见底,很棒棒
作者: anguchou    时间: 2019-8-25 22:08

作者: 15829766594    时间: 2020-5-29 08:09
写的很好
作者: 15829766594    时间: 2020-5-29 08:10
不过TI后来也有个ppt,写的也不错
作者: wangchqin    时间: 2020-5-29 10:52
SGASGFHFHHJ
作者: fisheryzh    时间: 2020-5-29 11:53
VGS不是比Vdsat更大吗
作者: lize314    时间: 2020-5-29 15:20
学习学习,用LDO没想这么多~~
作者: coeus    时间: 2021-5-18 10:32
学习学习!!!!
作者: cscscwww    时间: 2021-5-19 15:07
fisheryzh 发表于 2020-5-29 11:53. b8 e5 m6 V3 p5 M
VGS不是比Vdsat更大吗
0 K, y" r& K( J6 y5 }8 M
好像是更大一些5 Q) A7 b4 o( m) ~  ]! G0 K, }, e' Z

作者: ounce    时间: 2021-5-19 16:03
对NMOS LDO来说,源极接输出,当输入电压接近额定输出电压时,误差放大器将增大Vgs以降低Rds来保持输出电压稳定,在某一点,Vgs不能再增加,此时误差放大器的输出等于输入电压减去地电压,此时Rds最小,输入电压达到了可以维持额定输出电压的最低值,即实现可达到的最低压差,若此时继续减小输入电压,那么Vgs也会随着减小,Rds增大,输出电压将不能保持在额定值上。
作者: freedom1    时间: 2021-5-20 15:13
不过TI后来也有个ppt,写的也不错。
作者: 争当小能手    时间: 2021-5-24 10:38
学习学习
作者: fchfchfch    时间: 2021-9-25 16:10
6666666666666666
作者: fchfchfch    时间: 2021-9-28 19:21
6666666666666
作者: killer00    时间: 2021-9-29 08:29
PMOS LDO和NMOS LDO的区别
作者: sicder    时间: 2021-12-17 19:39
学习学习
作者: jiangsirnj    时间: 2022-7-20 10:06
找了这份资料好久,谢谢
作者: chaos7119    时间: 2023-5-16 09:09
学习了学习了
作者: hyf2study    时间: 2024-10-31 17:42
多谢楼主8 p6 ?$ _7 e$ I/ m) ^' i
后来者的尊敬
& k7 q# w" y$ D! u, i
作者: 白皙滴卤蛋    时间: 2025-3-4 13:48
111111111111111111111111
作者: hglhgl021    时间: 2025-5-2 18:10
看看怎么样
作者: bingshuihuo    时间: 2025-7-4 09:51
学习学习,用LDO没想这么多




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2