EDA365电子论坛网

标题: USB2.O设备接口差分线注意事项 [打印本页]

作者: 66869330    时间: 2009-5-12 22:08
标题: USB2.O设备接口差分线注意事项

1 C9 [% ^% [$ x

$ ~) p5 c6 g; P& F; W在绘制USB2.O设备接口差分线时,应注意以下几点要求:
4 Q9 p$ ^2 s" v①在元件布局时,应将USB2.O芯片放置在离地层最近的信号层,并尽量靠近USB插座,缩短差分线走线距离。 6 a: ~% @( j- I. {+ t1 i. Y
②差分线上不应加磁珠或者电容等滤波措施,否则会严重影响差分线的阻抗。 # x: ]9 O7 `1 k
③如果USB2.O接口芯片需串联端电阻或者D 线接上拉电阻时.务必将这些电阻尽可能的靠近芯片放置。 3 B( Z+ l2 E& Z' _4 f" n
④将USB2.O差分信号线布在离地层最近的信号层。
+ W+ Z2 W4 D# A/ S8 A9 h4 {⑤在绘制PCB板上其他信号线之前,应完成USB2.0差分线和其他差分线的布线。 : W# F: _% I; @- R. l
⑥保持USB2.O差分线下端地层完整性,如果分割差分线下端的地层,会造成差分线阻抗的不连续性,并会增加外部噪声对差分线的影响。 " n3 A4 H1 D5 m' O* v
⑦在USB2.0差分线的布线过程中,应避免在差分线上放置过孔(via),过孔会造成差分线阻抗失调。如果必须要通过放置过孔才能完成差分线的布线,那么应尽量使用小尺寸的过孔,并保持USB2.0差分线在一个信号层上。 0 T8 c- e$ w/ I- T# H. O, L- h: g
⑧保证差分线的线间距在走线过程中的一致性,使用Cadence绘图时可以用shove保证,但在使用Protel绘图时要特别注意。如果在走线过程中差分线的间距发生改变,会造成差分线阻抗的不连续性。
! X  I- y4 y8 K( @. w⑨在绘制差分线的过程中,使用45°弯角或圆弧弯角来代替90°弯角,并尽量在差分线周围的150 mil范围内不要走其他的信号线,特别是边沿比较陡峭的数字信号线更加要注意其走线不能影响USB差分线。 7 w+ M7 ~& @& P2 ~/ ~9 c  i
⑩差分线要尽量等长,如果两根线长度相差较大时,可以绘制蛇行线增加短线长度。

5 r! Y2 V7 ~+ I8 `  k
: ?6 h/ j) ^* k0 U* P

作者: Iphone    时间: 2009-5-12 22:57
顶一个!
作者: panchenqi    时间: 2009-5-13 00:12
感谢斑竹的对我设计的指导 非常感谢
作者: tzwhzf    时间: 2009-5-30 22:24
③如果USB2.O接口芯片需串联端电阻或者D 线接上拉电阻时.务必将这些电阻尽可能的靠近芯片放置。 . _- j" ?* [3 y+ r

' g" Y+ n5 o! g0 M9 M7 t版主我对这个有异议,上拉电阻应该是要接到USB接口头的那个地方,尽量靠近,还有,USB走线也并不是越短越好,有时候呀做ESD的时候越短就麻烦了。我说的是没有加ESD保护器件的情况。毕竟很多老板是舍不得的。
作者: suguanhai    时间: 2011-6-10 15:46
哦,那要怎么走才能过EMI和ESD?
作者: qiangqssong    时间: 2011-6-10 17:36
看看!!!
作者: zjmytr    时间: 2011-6-14 14:26
“差分线上不应加磁珠或者电容等滤波措施,否则会严重影响差分线的阻抗。”????
7 r8 H9 i2 Q; k/ B& H  USB 要进行 USB-if 认证的话  PCB可根据电路的需要加电阻和电容的
作者: lequwudi    时间: 2011-6-15 09:16
谢谢分享!
作者: chenjf    时间: 2013-7-3 16:14
拜读,呵呵
* q% _& U* u: V7 H" ausb的D+和D-这两者之间需要差分阻抗控制90Ω,那么如果这对差分线如果包地的话,D+和D-对地阻抗有要求吗?谢谢




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2