EDA365电子论坛网

标题: SQ中拓扑不能添加两个网络进行时序仿真 [打印本页]

作者: yucen007    时间: 2009-4-15 11:03
标题: SQ中拓扑不能添加两个网络进行时序仿真
仿真时序时,仿DQ时,不能添加已经保存的CLK拓扑,点file中的append没有反应,如何将两个拓扑放一起呢?如图

New Microsoft Word Document.doc

58 KB, 下载次数: 258, 下载积分: 威望 -5


作者: wakinoda    时间: 2009-4-15 11:03
append不应该不能用,可以检查下软件;笨方法就是把CLK的拓扑手动加进来,再加个大电阻隔离
作者: Allen    时间: 2009-4-15 11:35
你要先添加模型,然后搭建一个拓扑。
作者: tlmj206108    时间: 2009-4-27 22:30
将两个网络拓扑都放在同一个sigxplorer中,在两个负载端之间加入一个大电阻就可以了如图所示
作者: forevercgh    时间: 2009-4-28 08:45
加大电阻要干嘛?
作者: wakinoda    时间: 2009-4-28 08:51
加大电阻要干嘛?
0 q" ~+ ^1 {& D) Cforevercgh 发表于 2009-4-28 08:45

) M8 w* U/ e* Y' h" o
% r6 D! `  r! @5 L% m/ HSQ里面不能存在两个独立的拓扑,加电阻是让DQ和CLK变成一个拓扑,但是在电路上因为大电阻隔离而又相对独立。
作者: shaojohn    时间: 2009-7-14 10:39
先建好每各网络的拓朴构,然后用append;再加个大电阻隔离
作者: hpy013    时间: 2009-7-28 00:10
6# wakinoda
1 F7 a$ h- a6 z! s) V& }1 f+ y1 L" v3 E9 w- B& q
这说法对吗?6 N1 x7 c0 \5 ~4 D* N
我按照楼主说的, using append 可以啊.
作者: exclaim    时间: 2010-1-28 16:53
DQ 不是應該對應 DQS嗎 , 為何要跟CLK擺一起 , 另外放在同一拓墣後 , 如何設置激勵以看出SETUP TIME和HOLD TIME呢?
作者: joshuafu    时间: 2010-6-21 20:54
只能比较走线带来的时序误差
作者: Iphone    时间: 2010-8-30 20:23
将两个网络拓扑都放在同一个sigxplorer中,在两个负载端之间加入一个大电阻就可以了如图所示
" A* p1 @3 g" B( }% Ttlmj206108 发表于 2009-4-27 22:30

) L. E1 o# v: M/ B) j
, F; U+ p* }0 M- E* i6 r  D: j$ h% C3 P( f# j
    不懂怎么将两个网络放在同一个sigxplorer中,您能讲一下不?
作者: xiaoyong_21    时间: 2011-4-8 11:05
直接用BUS仿真就可以看DQ和对应DQS/CLK的时序关系了
作者: lcywzg2008    时间: 2011-8-27 12:57
直接用BUS仿真如何做
作者: yd_yxl    时间: 2012-6-15 20:48
大家好好讨论一下,真不错




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2