EDA365电子论坛网
标题:
科普一下——电磁兼容电路设计三大规律、三个要素
[打印本页]
作者:
Zedd
时间:
2019-2-17 11:00
标题:
科普一下——电磁兼容电路设计三大规律、三个要素
科普一下——电磁兼容电路设计三大规律、三个要素
0 f2 m% n/ D2 J
导读:消费类产品上市周期短,开发周期更短、EMC测试迟迟不通过,认证拿不到证书,令很多工程师“一夜愁白了头发”。本贴为大家分享电磁兼容的三个规律和三要素,会使得EMC问题变的有规可循,坚持电磁兼容的规律使得解决EMC问题省时省力,事半功倍。
# `) u# E N4 a+ V% y5 U) d
! I( M; d( m1 W# W
在进行电子设计方案过程中需要工程师在设计之初就进行严格把关!在产品结构方案设计阶段,主要针对产品需要满足EMC法规标准,对产品采用什么屏蔽设计方案、选择什么屏蔽材料,以及材料的厚度提出设计方案,另外对屏蔽体之间的搭接设计,缝隙设计考虑,同时重点考虑接口连接器与结构件的配合。
- ?& _. n% |7 o/ ~' q
* I9 D" V4 m5 Y% A' G$ X+ \" ^
一、EMC设计的三大规律
: F8 Q% ~. G" C& Q( i, X8 Y1 o
" A$ i5 J, o0 p% ]* v- L( w
规律一、EMC费效比关系规律: EMC问题越早考虑、越早解决,费用越小、效果越好。
8 z. h- ?$ Q- o
3 g. u' ^4 S1 ]) ~& D
在新产品研发阶段就进行EMC设计,比等到产品EMC测试不合格才进行改进,费用可以大大节省,效率可以大大提高;反之,效率就会大大降低,费用就会大大增加。
8 r. D) B+ W% u: r
经验告诉我们,在功能设计的同时进行EMC设计,到样板、样机完成则通过EMC测试,是最省时间和最有经济效益的。相反,产品研发阶段不考虑EMC,投产以后发现EMC不合格才进行改进,非但技术上带来很大难度、而且返工必然带来费用和时间的大大浪费,甚至由于涉及到结构设计、PCB设计的缺陷,无法实施改进措施,导致产品不能上市。
" Z: F$ C. N! T3 W9 T0 q
0 w1 a2 N4 c9 A( Z& z% N5 e! S9 t
规律二、高频电流环路面积S越大, EMI辐射越严重。
$ q$ |4 f8 z, h; @
6 Q# d0 V) U$ a( Q- t% D9 Q0 y
高频信号电流流经电感最小路径。当频率较高时,一般走线电抗大于电阻,连线对高频信号就是电感,串联电感引起辐射。电磁辐射大多是EUT被测设备上的高频电流环路产生的,最恶劣的情况就是开路之天线形式。对应处理方法就是减少、减短连线,减小高频电流回路面积,尽量消除任何非正常工作需要的天线,如不连续的布线或有天线效应之元器件过长的插脚。
# Z6 [+ ]6 n& q# a
9 u0 T& n& L1 L% a* [ G- s. z0 a
减少辐射骚扰或提高射频辐射抗干扰能力的最重要任务之一,就是想方设法减小高频电流环路面积S。
" O+ A0 `4 ?1 p; N' p% n
: ~) ^9 z; S' R& s8 m _- i8 Y
规律三、环路电流频率f越高,引起的EMI辐射越严重,电磁辐射场强随电流频率f的平方成正比增大。
: t; J4 a+ p) |+ c3 A1 H
" k% k; V; q& Q
减少辐射骚扰或提高射频辐射抗干扰能力的最重要途径之二,就是想方设法减小骚扰源高频电流频率f,即减小骚扰电磁波的频率f。
9 N6 I+ v% o( m$ O
$ n1 B! q; M& b1 i' H6 F
二、EMC问题三要素
\3 Y$ T* e; I7 R
, V, O$ n$ B7 M5 {9 n
开关电源及数字设备由于脉冲电流和电压具有很丰富的高频谐波,因此会产生很强的辐射。电磁干扰包括辐射型(高频) EMI、传导型(低频)EMI,即产生EMC问题主要通过两个途径:一个是空间电磁波干扰的形式;另一个是通过传导的形式,换句话说,产生EMC问题的三个要素是:电磁干扰源、耦合途径、敏感设备。辐射干扰主要通过壳体和连接线以电磁波形式污染空间电磁环境;传导干扰是通过电源线骚扰公共电网或通过其他端子(如:射频端子,输入端子)影响相连接的设备。
" U6 u9 C- d2 U: L3 J, b6 q
传导、辐射
! ^! g9 n2 Q' r. ^( U
骚扰源--------------------(途径)-------------------- 敏感受体
+ v* G& }* G0 t% `
近场耦合
, U! Q8 `0 I( h$ g. g
例如 IT、AV设备,可能的骚扰源有:
( z* u" Y0 Y( J, b: l( U
% f z$ n& L4 x5 w7 V4 `, X
1) FM接收机、TV接收机本机振荡,基波及谐波由高频头、本机振荡电路产生;
) y/ `! j/ { e& N2 z/ G
2) 开关电源的开关脉冲及高次谐波,同步信号方波及高频谐波,行扫描显像电路产生的行、场信号及高频谐波;
- H4 O% M3 w3 Z$ g0 w1 U
3) 数字电路工作需要的各种时钟信号及高频谐波、以及它们的组合,各种时钟如CPU芯片工作时钟、MPEG解码器工作时钟、视频同步时钟(27MHz,16.9344MHz ,40.5MHz)等;
, t2 e3 [* o# n: t7 w
4) 数字信号方波及高频谐波,晶振产生的高次谐波,非线性电路现象(非线性失真、互调、饱和失真、截止失真)等引起的无用信号、杂散信号;
7 {+ Z" ~4 W6 K& s
5) 非正弦波波形,波形毛剌、过冲、振铃,电路设计存在的寄生频率点。
d- \5 J2 E5 |; F" X
6) 对于敏感受体通过耦合途径接受的外部骚扰包括浪涌、快速脉冲群、静电、电压跌落、电压变化和各种电磁场。
1 S9 G% |0 ^. A) J7 o- @
2 C4 p6 h" l9 D# i: Q7 g
电磁骚扰的特性:
% `& r4 [; A m
' d4 T" z% {( W; T. o" S# z. f
1. 单位脉冲的频谱最宽;
3 M) [3 l1 d# E7 v3 u. q
2. 频谱中低频含量取决于脉冲的面积,高频分量取决于脉冲前后沿的陡度;
. Q n1 N" B8 p* j8 C' C3 ~
3. 晶体振荡电平必须满足一定幅度, 数字电路才能按一定的时序工作,使晶振产生的骚扰呈现覆盖带宽、骚扰电平高的特点;
/ D+ m$ x" o& E# @9 \/ `
4. 收发天线极化、方向特性相同时,EMI辐射和接受最严重;收发天线面积越大, EMI危害逾大;
# b1 _/ z4 ^5 M1 H8 S$ V
5. 骚扰途径:辐射,传导,耦合和辐射、传导、耦合的组合。
4 E X7 C+ i. ?/ J$ K
6. 电源线传导骚扰主要由共模电流产生;
# C: R2 c' V) S. S+ R/ z
7. 辐射骚扰主要由差模电流形成的环路产生。
" K2 l. Y' S# e& Q
作者:
mingxiang1839
时间:
2019-2-18 10:43
很棒的分享
作者:
lzjhctt
时间:
2019-2-19 16:37
THANK YOU FOR SHARING
作者:
WuJin_eOakJ
时间:
2019-3-12 15:08
666666666666
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2