EDA365电子论坛网

标题: 电脑主板的EMI设计 - PCB layout rule [打印本页]

作者: Diabloa    时间: 2019-2-12 07:30
标题: 电脑主板的EMI设计 - PCB layout rule
电脑主板的EMI设计 - PCB layout rule

- l" l) S/ D& q1 y0 u! L% j2 j7 |" T) b2 l# p9 Z
隔离
9 n  a  X; h2 Z  e; o耦和和IO区隔离
' |7 ]% ~( E8 w' U$ G: c首先是trace间的隔离,也就是避免线间耦和,注意级连藕和.隔离原则包括:CLK与IOtrace间至少30mils;CLK与电源trace和电源的shape至少20mils;在必要和有条件的情况下也可以保证IO和电源间距至少20mils(一般情况下电源带的噪声较多) 切割线原则,在IOconnector处的VCC和GND都要切割,切割保持一致,GND留大约30mils缺口,有时为了避免重要信号线如USB,LAN的信号线跨切割,或很多信号线跨切割,VCC和GND切割也可不同,视具体情况而定,切割注意bypass电容的下地pin尽量放在IO区,电感跨在切割线上CLKgenerator处的切割,有两种方式:一种是VCC切割成GND,GND不切割;另一种是VCC切割成POWER,GND切割并在CLK出口处留缺口,自己曾用过的两种结合的方法,即VCC切割成GND,GND也切割留缺口,切割时注意CLK区域的零件和外部零件的区分,不相关走线不要走进CLK区域,如从+3V到CLK +3V的电感最好跨在切割线上IO电源噪声隔离对于IOconnector如有连接电源的pin脚,此电源要特别注意,其滤波电感跨在切割线上,保证电感前后的走线在各自区域,检查电源走线并在必要的地方预留电容
7 @- B6 T9 d/ j; w& R, \# ]
1 P+ r5 X2 Y& r) |
* {1 n* M: w5 A0 m0 j7 ?' n
作者: cat12620    时间: 2019-2-12 11:22
看看楼主是画电脑主板pcb的时候都是怎么弄的
作者: xuexiwujixian    时间: 2019-6-29 20:41
很好啊
作者: guokeqin    时间: 2019-12-7 23:53
学习emc!!!8 E1 W' g0 ~  @& M& }$ w+ B7 d

- K7 W# c" J/ b5 G' w
作者: deam    时间: 2026-3-20 11:09
谢谢分享




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2