EDA365电子论坛网
标题:
请教大家关于fpga和sodimm布线问题
[打印本页]
作者:
laoniao
时间:
2009-4-1 11:18
标题:
请教大家关于fpga和sodimm布线问题
最近在搞一块板子,用fpga控制sodimm内存条,遇到一点问题,布线的问题。
8 }) k; `3 P7 w! f# ?
sodimm的引脚间距很小,我设置的焊盘间距是10mil,而我从fpga出的线选择8mil或者6mil,这样无法从sodimm的两个焊盘之间穿过,所以远离fpga那一侧的线就不得不打孔,不知道这样会不会有影响,或者影响大不大。需不需在对称侧的线也打孔补偿。我从来没搞过布线,实在不会了,请大家赐教。我希望sodimm可以跑到400M的数据率,时钟200MHz
fpga-ddr2.GIF
(24.15 KB, 下载次数: 0)
下载附件
保存到相册
2009-4-1 11:18 上传
作者:
laoniao
时间:
2009-4-1 11:19
图中红线标出的是fpga出线的部分
作者:
旅客
时间:
2009-4-1 11:31
本帖最后由 旅客 于 2009-4-1 11:32 编辑
; O# q1 L U1 j2 K$ E7 m* L8 H
( l; K- F. h$ N6 T9 n8 k
打孔了,只要保证一根线不多于两个孔就好。可以参考一些工板。
作者:
laoniao
时间:
2009-4-1 11:33
请问你的意思是说同一组里面的,比如dq0-dq7,一部分线不打孔,一部分线打孔,没什么太大影响是吧,前提是不要多于两个孔
作者:
yueruwenyan
时间:
2009-4-1 12:28
我们公司BGA都是打孔出来的
作者:
laoniao
时间:
2009-4-1 14:52
我的意思是这样的,有些信号线是从bga的外圈出来的,所以不用打孔,有些就要打孔,这样会不会“不统一”
作者:
wanted
时间:
2009-4-1 15:28
提示:
作者被禁止或删除 内容自动屏蔽
作者:
laoniao
时间:
2009-4-1 20:18
本帖最后由 laoniao 于 2009-4-1 20:25 编辑
- Y' r& }' s0 k7 t
9 C, X/ Q7 W# Y4 ^
唉,我要是会仿真就不出来问了,而且时间也不够了,第一次搞这么大的板子
作者:
jimmy
时间:
2009-4-1 21:08
不要超过三个孔都不会有问题的.
作者:
laoniao
时间:
2009-4-1 21:29
多谢你了
作者:
laoniao
时间:
2009-4-1 21:29
多谢大家帮忙
作者:
huanben
时间:
2013-3-21 13:44
LZ还有上论坛吗?有内存条的封装吗?
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2