EDA365电子论坛网

标题: [转帖]高速PCB设计入门概念问答集(我个人觉得很有用) [打印本页]

作者: infotech    时间: 2008-2-27 16:51
标题: [转帖]高速PCB设计入门概念问答集(我个人觉得很有用)
要做高速的PCB设计,首先必须明白下面的一些基本概念,这是基础。
8 z+ |9 E, S7 ?0 P4 T1 o1、什么是电磁干扰(EMI)和电磁兼容性(EMC)?
& [' |5 k8 g/ Y+ r3 Y) h0 f5 E(Electromagnetic Interference),有传导干扰和辐射干扰两种。 传导干扰是指通过导电介质把一个电网络上的信号耦合(干扰)到另一个电网络。辐射干扰是指干扰源通过空间把其信号耦合(干扰)到另一个电网络。在高速PCB及系统设计中,高频信号线、集成电路的引脚、各类接插件等都可能成为具有天线特性的辐射干扰源,能发射电磁波并影响其他系统或本系统内其他子系统的正常工作。
3 t% h/ R$ l3 B# I" d% P# U/ |自从电子系统降噪技术在70年代中期出现以来,主要由于美国联邦通讯委员会在1990年和欧盟在1992提出了对商业数码产品的有关规章,这些规章要求各个公司确保它们的产品符合严格的磁化系数和发射准则。符合这些规章的产品称为具有电磁兼容性EMC(Electromagnetic Compatibility)。
0 p1 T. m8 {9 Q4 l2、什么是信号完整性(signal integrity)? " r- p5 p* u- ?+ d, g
信号完整性是指信号在信号线上的质量。信号具有良好的信号完整性是指当在需要的时候,具有所必需达到的电压电平数值。差的信号完整性不是由某一单一因素导致的,而是板级设计中多种因素共同引起的。主要的信号完整性问题包括反射、振荡、地弹、串扰等。常见信号完整性问题及解决方法>> 问 题>2 T$ w6 N6 a) R# v
可 能 原 因$ R; d2 {- r5 e0 h1 D$ `
解 决 方 法
7 X" f8 B7 |# Q其 他 解 决 方 法* S7 o! G9 m$ M5 _2 b

. l* z1 Z: u# O* [过大的上冲9 B7 ~. b; q- v* {" @% M3 M
终端阻抗不匹配
6 l$ R3 w6 K; m9 [' c# P终端端接5 ^( b3 c$ U8 n) ^
使用上升时间缓慢的驱动源6 _1 L3 w; ?# U/ u( S* c; `
% {, y. H9 I3 m3 P8 q/ E0 ~
直流电压电平不好0 d3 \2 s; f( ?/ a
线上负载过大
$ Y+ T+ v* ~- O' B以交流负载替换直流负载
: p0 O. V; h7 [: Y4 H在接收端端接,重新布线或检查地平面6 V. U- {5 T) [/ d
- ?! {" w! ~# k
过大的串扰9 h6 X7 L1 b5 e0 \: A* }
线间耦合过大
9 x9 e( {4 R! C0 P使用上升时间缓慢的发送驱动器
' c# m. n, H7 d使用能提供更大驱动电流的驱动源
$ S* s- L. n- b5 z) M
, r6 V9 a' P. a" e1 p1 a时延太大1 i" Y" A7 G3 g( k% }+ n- L  u2 |% v
传输线距离太长
* X% Y' C. K* {" J7 d" g  ?替换或从新部线,检查串行端接
2 e) k! Y5 R" s: Y2 N/ o  Z9 X3 d使用阻抗匹配的驱动源,变更布线策略
* s) i2 m$ ?% J
; ?$ X, Q% E. Z振荡
6 T- b4 N2 U! `8 }- X' i$ ]阻抗不匹配
! q* z) y/ K, g3 y* T; u6 ~. ^在发送断串接阻尼电阻
. P; V8 b; t* k; V  @ 2 x: P' @6 j$ E7 ?1 L8 W0 {
  \- H. x, w$ P8 L& g* l2 b
! L( h* O: W1 w* Q
3、什么是反射(reflection)? ) w: t' i: K$ A: P8 O( m
反射就是在传输线上的回波。信号功率(电压和电流)的一部分传输到线上并达到负载处,但是有一部分被反射了。如果源端与负载端具有相同的阻抗,反射就不会发生了。
7 \0 B6 j- S3 Y% C7 b2 a源端与负载端阻抗不匹配会引起线上反射,负载将一部分电压反射回源端。如果负载阻抗小于源阻抗,反射电压为负,反之,如果负载阻抗大于源阻抗,反射电压为正。布线的几何形状、不正确的线端接、经过连接器的传输及电源平面的不连续等因素的变化均会导致此类反射。
% F/ G/ N. n5 N, W4、什么是串扰(crosstalk)? : K. R- v6 z9 E; v1 j
串扰是两条信号线之间的耦合,信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。
% h" Z/ n7 b/ V2 v% E% K5、什么是过冲(overshoot)和下冲(undershoot)?
; z1 o' G" _; ~  M: K7 A& {过冲就是第一个峰值或谷值超过设定电压——对于上升沿是指最高电压而对于下降沿是指最低电压。下冲是指下一个谷值或峰值。过分的过冲能够引起保护二极管工作,导致过早地失效。过分的下冲能够引起假的时钟或数据错误(误操作)。
1 j; ~4 e( n* m) T; d* o6、什么是振荡(ringing)和 环绕振荡(rounding)?
. y/ u! f4 J- U' i  o6 h( Y振荡的现象是反复出现过冲和下冲。信号的振荡和环绕振荡由线上过度的电感和电容引起,振荡属于欠阻尼状态而环绕振荡属于过阻尼状态。信号完整性问题通常发生在周期信号中,如时钟等,振荡和环绕振荡同反射一样也是由多种因素引起的,振荡可以通过适当的端接予以减小,但是不可能完全消除。
: w! h7 i& ^) b/ w  M7、什么是地电平面反弹噪声和回流噪声? - E: g) w! ?6 Y8 k' B0 j5 {( y
在电路中有大的电流涌动时会引起地平面反弹噪声(简称为地弹),如大量芯片的输出同时开启时,将有一个较大的瞬态电流在芯片与板的电源平面流过,芯片封装与电源平面的电感和电阻会引发电源噪声,这样会在真正的地平面(0V)上产生电压的波动和变化,这个噪声会影响其它元器件的动作。负载电容的增大、负载电阻的减小、地电感的增大、同时开关器件数目的增加均会导致地弹的增大。
$ }! y+ Y; ~) J" j- e' S6 T0 {2 K由于地电平面(包括电源和地)分割,例如地层被分割为数字地、模拟地、屏蔽地等,当数字信号走到模拟地线区域时,就会产生地平面回流噪声。同样电源层也可能会被分割为2.5V,3.3V,5V等。所以在多电压PCB设计中,地电平面的反弹噪声和回流噪声需要特别关心。
8 @& {; {/ m4 e. w7 n1 g& ~8、在时域(time domain)和频域(frequency domain)之间有什么不同?
" ]  ?( _9 Q( D" x6 P1 I0 ]时域(time domain)是以时间为基准的电压或电流的变化的过程,可以用示波器观察到。它通常用于找出管脚到管脚的延时(delays)、偏移(skew)、过冲(overshoot)、、下冲(undershoot)以及建立时间(settling times)。0 S1 s! c! M  [- T; W3 c. }
频域(frequency domain)是以频率为基准的电压或电流的变化的过程,可以用频谱分析仪观察到。它通常用于波形与FCC和其它EMI控制限制之间的比较。
% ^7 s6 O8 N- c0 M3 a9、什么是阻抗(impedance)?
( f  u2 K: N  J8 V6 e. h/ C阻抗是传输线上输入电压对输入电流的比率值(Z0=V/I)。当一个源送出一个信号到线上,它将阻碍它驱动,直到2*TD时,源并没有看到它的改变,在这里TD是线的延时(delay)。9 D; Z6 _+ r9 x! M4 i
10、什么是建立时间(settling time)?
! J" T( G( y6 h建立时间就是对于一个振荡的信号稳定到指定的最终值所需要的时间。4 ?/ i- l& g7 m1 o5 I
11、什么是管脚到管脚(pin-to-pin)的延时(delay)? " d2 z+ T! g5 o) y
管脚到管脚延时是指在驱动器端状态的改变到接收器端状态的改变之间的时间。这些改变通常发生在给定电压的50%,最小延时发生在当输出第一个越过给定的阈值(threshold),最大延时发生在当输出最后一个越过电压阈值(threshold) ,测量所有这些情况。
1 l5 z) r' B, H5 b! K7 m; c9 G12、什么是偏移(skew)?
8 A5 N; {1 j( r' G9 i信号的偏移是对于同一个网络到达不同的接收器端之间的时间偏差。偏移还被用于在逻辑门上时钟和数据达到的时间偏差。
9 Y; j& f( u' f1 I8 R" b7 i, U13、什么是斜率(slew rate)?
. q1 |' a/ l+ h/ G7 wSlew rate就是边沿斜率(一个信号的电压有关的时间改变的比率)。I/O 的技术规范 (如PCI)状态在两个电压之间,这就是斜率(slew rate),它是可以测量的。 - `0 B2 K+ g0 y, u8 R9 }
14、什么是静态线(quiescent line)?
/ P6 Z9 J9 u% j6 t. B! @+ {在当前的时钟周期内它不出现切换。另外也被称为 "stuck-at" 线或static线。串扰(Crosstalk)能够引起一个静态线在时钟周期内出现切换。
3 C+ M' C' V$ v, b- x$ R15、什么是假时钟(false clocking)? 9 s5 j- i6 h9 ?# d
假时钟是指时钟越过阈值(threshold)无意识地改变了状态(有时在VIL 或VIH之间)。通常由于过分的下冲(undershoot)或串扰(crosstalk)引起。
作者: ntzhai    时间: 2008-3-2 22:49
不完全准确
作者: infotech    时间: 2008-3-7 21:42
原帖由 ntzhai 于 2008-3-2 22:49 发表 ! b6 c# ?: }: X( H8 a
不完全准确
9 U$ q% U7 U$ j9 r
那就请补充啊?
作者: 袁荣盛    时间: 2009-6-14 00:58
本帖最后由 袁荣盛 于 2009-6-14 01:00 编辑 . G7 O6 J& ~, e6 I
! \( X' }+ A7 a+ @9 |. m
说得不是特别准确+ K( s) T* H3 g1 D9 C+ l7 G
比如反射,单单从这种源端和传输线阻抗匹配的角度来说是正确的
0 K# {0 [& W- [! y# N6 Y' x% ~, o但并没有体现出反射的本质" ^4 l& A4 }# G
没有从根本上分析反射的定义
$ m" ^& q2 D" }8 o+ m7 S% [, `* B只要信号在传输线上传播探测到的瞬时阻抗不连续即有反射发生
) z) H) Z1 \0 u3 o' B. a  p2 z
9 C- d& W! L  K可以稍微看一下但不能作为辩论的理论基础




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2