EDA365电子论坛网

标题: Allegro swap pin的问题 [打印本页]

作者: maozheng110    时间: 2019-1-6 22:59
标题: Allegro swap pin的问题
,原理图中用了一个40x2的库,封装为DIP802 d1 ]' m8 j) t. l
PCB设计时为了走线方便连线时忽略了 这部分网表,连上后想通过PCB  export Logic网表 (4个文件 compView.dat,funcView.dat,netView.dat,pinView.dat)加上原理图的三个网表文件放一起,在原理图tool->Back annotate中 update sch,结果报错,,在修改原理图part里的pingroup为1后还是不行。' T+ h, |& h" N. G& H. h/ x8 m

3 D* J6 B$ F5 H5 |) w+ L* w0 L
/ y# _  F" s5 I6 o1 i+ x# w; I. f# C+ {! _% y

作者: maozheng110    时间: 2019-1-6 23:00
{ Using PSTWRITER 16.6.0 d001Jan-06-2019 at 22:33:31 }9 r% o$ D# w$ p% Q& W; p

1 |! T) z1 l$ [% ZINFO(ORCAP-36108): Starting the Swp file dumping process ...
% g8 R' X1 ^5 f6 u, x$ ?Loading netlist files ...
* t& u9 M% G' p# I5 ]Loading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstchip.dat# k3 w6 l3 l! D1 x' b

2 ]# _; P1 M1 TLoading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstxprt.dat
, z9 j+ \3 t$ E, N4 C% ~9 o1 e' H
+ U  _( S4 d1 m6 p, ^' JLoading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstxnet.dat) X$ D" x/ G4 V1 S8 n  G4 g" x
packaging the design view...Loading physical design view ...Loading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/funcview.dat& V- e; D* G0 K. E8 L% X6 N6 [% d, r
#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 40X2_2_DIP80_CONN S, regenerate the netlist to sync with Allegro board.( {7 `9 W( O  _3 C( Q$ @
              ERROR(SPCODD-516): Line Number: 4
% z. Y2 w, R9 Z' _#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 32_5_DIP32_CONN SOC, regenerate the netlist to sync with Allegro board.
( G( \. ?! j& |4 h+ Z5 r" y  O              ERROR(SPCODD-516): Line Number: 5
: t$ ^# s! y) G, c# A4 Y% E#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 32_5_DIP32_CONN SOC, regenerate the netlist to sync with Allegro board.; Z8 f  L7 [( O
              ERROR(SPCODD-516): Line Number: 6
( {, t& {. O# K0 M/ q#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN RCPT 40X2_1_DIP80_CONN RCP, regenerate the netlist to sync with Allegro board.7 L6 A1 R- g6 V$ o
              ERROR(SPCODD-516): Line Number: 7
* F' i0 a6 B, E& Z#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 64X2/SM_2_DIP128_CO, regenerate the netlist to sync with Allegro board.
1 r/ J2 W  T5 ^' I/ `& S  U              ERROR(SPCODD-516): Line Number: 8* K9 ]4 ^3 g. N8 o) v
#1 ERROR(ORCAP-36027): Unable to read physical netlist data.
7 v" N: O4 D7 `+ M/ E#2 ERROR(ORCAP-36025): Aborting Swap file creation... Please correct the above errors and retry.
作者: dzkcool    时间: 2019-1-7 08:41
反标原理图只需要PCB输出的网表就好了,不用加上原理图的网表文件
作者: maozheng110    时间: 2019-1-7 11:52
dzkcool 发表于 2019-1-7 08:41. T1 A2 s! ]0 L* O
反标原理图只需要PCB输出的网表就好了,不用加上原理图的网表文件
; d: j5 @! u+ R5 R' P: `
网上的教程好像都要放一起一共7个
& J9 {+ ?/ x% G4 R
作者: dzkcool    时间: 2019-1-7 13:11
不用啊,只要设置好brd文件即可。
4 V0 B+ e) s4 j2 g0 }$ o4 N: h/ a5 h
' O, l; n! ~6 q, M' @
作者: maozheng110    时间: 2019-1-7 14:05
dzkcool 发表于 2019-1-7 13:11/ v8 y3 g& Y9 U6 B+ {
不用啊,只要设置好brd文件即可。

# g* U0 n3 I) n, {0 s/ `把原理图生成的网表去掉,一样报错,是不是不能用网络标号,只能直接连的线才可以从PCB更新到SCH, U2 I) G- v7 f
{ Using PSTWRITER 16.6.0 d001Jan-07-2019 at 14:02:47 }
2 _) f) K% j- L. G; o: }% u! h2 S5 {
6 S2 m1 i' j+ T2 C; I6 RINFO(ORCAP-36108): Starting the Swp file dumping process ...; H7 I, l) }  D
Loading netlist files ...
. R1 g: u- T% ~; G! K: t. E% b8 s5 h7 OLoading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstchip.dat. i( V) m- f. _: H, z; z
8 D3 J2 l/ z  E+ V
Loading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstxprt.dat/ ?3 ^) X* H/ k$ J3 r* W1 r

/ ^$ |. ~! [' P" B0 G0 ~Loading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstxnet.dat  l/ i) x, \" z+ d; o& b; o3 {
packaging the design view...Loading physical design view ...Loading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/funcview.dat" K4 w0 H2 t% m6 ?& [/ ]7 L8 [' h9 o
#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 40X2_2_DIP80_CONN S, regenerate the netlist to sync with Allegro board.
' A/ g, L% S' t+ r8 r. ?! W              ERROR(SPCODD-516): Line Number: 4
1 G- v6 G5 U) m9 i#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 32_5_DIP32_CONN SOC, regenerate the netlist to sync with Allegro board.
& Z' ]* |$ X  u. `# X# u7 S& m8 E+ |              ERROR(SPCODD-516): Line Number: 5
0 i! C+ ?5 H* d' d, H#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 32_5_DIP32_CONN SOC, regenerate the netlist to sync with Allegro board.
. l  C8 {, W( O4 [4 p              ERROR(SPCODD-516): Line Number: 6
" @% r+ O6 Y* A1 [7 Q& i1 f#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN RCPT 40X2_1_DIP80_CONN RCP, regenerate the netlist to sync with Allegro board.9 p: x1 y6 w' Y0 b$ `
              ERROR(SPCODD-516): Line Number: 7
0 a+ c5 g2 E" K3 X) i#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 64X2/SM_2_DIP128_CO, regenerate the netlist to sync with Allegro board.
6 C8 s3 w5 K% ?2 L6 {              ERROR(SPCODD-516): Line Number: 8
3 X9 a3 n0 W8 G, b#1 ERROR(ORCAP-36027): Unable to read physical netlist data.
/ b8 A- J8 P# A) _$ R* N#2 ERROR(ORCAP-36025): Aborting Swap file creation... Please correct the above errors and retry.
9 _, a2 r" a' C7 t( F" T5 w
5 |6 M& \. ]. d( K' n; l
作者: dzkcool    时间: 2019-1-7 14:12
这不是网络标号的问题,是DIP80和DIP32这两个器件没找到,方便的话把文件传上来看看吧。
作者: maozheng110    时间: 2019-1-7 14:40
http://bbs.elecfans.com/forum.ph ... pe=1&tid=503846 别人好像有同样的问题
作者: maozheng110    时间: 2019-1-7 14:42
dzkcool 发表于 2019-1-7 14:125 ^& \$ f. v! c
这不是网络标号的问题,是DIP80和DIP32这两个器件没找到,方便的话把文件传上来看看吧。
2 u$ o! U5 Y) c" \6 a
PinSwap.rar (55.97 KB, 下载次数: 12) , }- a# f4 O1 C+ ^7 {$ c' _4 n0 T

作者: dzkcool    时间: 2019-1-7 17:15
要把BRD和原理图传上来。
作者: maozheng110    时间: 2019-1-7 17:20
dzkcool 发表于 2019-1-7 17:15) X8 B4 W  B3 F( I
要把BRD和原理图传上来。

4 r7 z) `3 u8 A, K% ^* K9 ]+ X+ B0 `发你了
- F  H# F3 ^- a
作者: dzkcool    时间: 2019-1-7 17:46
有些器件的Vaule有斜杠或者是空格,这些非法字符最好不要用。1 A1 N# n+ f% ?( R9 Q
是在不行的话,建议你在原理图中改了导入到PCB中去。
作者: 何文斌    时间: 2019-1-8 23:54
小规模电路这么玩还行 大规模这样玩很容易出错 建议还是从原理图改好后导过去
作者: xiaoxiaoya    时间: 2019-4-18 17:01
看看
作者: maozheng110    时间: 2019-12-8 10:21
有朋友说封装有封装把locked去掉,没试过
作者: s1104361565    时间: 2023-8-1 10:36
老哥我最近也遇到这个问题了,你最后解决了吗
作者: jklplll13398    时间: 2024-1-5 10:06
????




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2