EDA365电子论坛网

标题: 高速传输知识点 [打印本页]

作者: 姗姗的shanshan    时间: 2018-9-4 13:46
标题: 高速传输知识点
高速传输知识点
. q# _. n' z; f# i
一、当信号在导线上高速传输时,如果始端阻抗与终端阻抗不匹配,将会出现电磁波的反射现象,它会使信号失真,产品有害的干扰脉冲,从而影响整个系统运行。
7 C% Q) L( m2 n, q8 a2 F6 n二、通常,数字逻辑电路的频率达到或超过50MHz,而且工作在这个频率之上的电路占整个系统的1/3以上,就可以称其为高速电路。
; }. c4 B* N! K  p三、传输线效应,传输线会对整个电路设计带来以下效应:
* l" G1 ]+ a. M           1、反射信号(Reflected signals)
& {* O* v1 s. z! ^- m           2、延时和时序错误(Delay & Timing errors)
( M! D: X0 u' V" s, v           3、多次跨越逻辑电平门限错误(False switching)
. i* S4 i- T4 S# Q" @8 M+ y           4、过冲与下冲(Overshoot & Undershoot); X1 M& H/ c9 l4 ~4 C
           5、串扰(Crosstalk)
3 H: C) @. m, @* P( Y. F           6、电磁辐射(EMI radiation)/ M# g7 @! E9 A% Q: F1 E7 B& m
四、反射信号
. S5 D9 a/ M% S5 }4 P4 A2 k       反射信号产生的主要原因是过长的走线、未被匹配终结的传输线、过量电容或电感及阻抗失配。& i6 r/ c+ N0 _! g
五、信号延时和时序错误
1 K5 o6 g9 b5 h$ L( l       信号延时和时序错误表现为信号在逻辑电平的高、低门限之前的变化时,保持一段时间信号不跳变。信号延时产生的原因包括驱动过载和走线过长。3 r5 D7 V9 u9 }5 M8 H# |
六、多次跨越逻辑电平门限错误
5 |& D/ l# G4 ~5 p       信号在跳变的过程中可能多次跨越逻辑电平门限,从而导致这一类型错误的发生。多次跨越逻辑电平门限错误是信号振荡的一种特殊形式,即信号的振荡发生在逻辑电平门限附近,多次跨越逻辑电平门限将导致逻辑功能紊乱。
' t0 d* ]5 n4 I' _" B" m七、过冲和下冲- a7 k8 d7 z' Z) V$ k
       走线过长或者信号变化太快,可以导致过冲和下冲的发生。虽然大多数元器件接收端有输入保护二极管保护,但有时这些过冲电平会远远超过元器件电源电压范围,仍会导致元器件的损坏。+ ^7 U1 I/ ?; ~, ^# N# B
八、串扰
" d5 x; V% y  W" N1 I+ v       在一根信号线上有信号通过时,在PCB板上与相邻的信号线上就会感应相关的信号,这种现象称之为串扰。异步信号和时钟信号更容易产生串扰。解决串扰的方法是移开发生串扰的信号或屏蔽严重干扰的信号。信号线距离地线越近,或加大线间距,可以减少串扰信号。
' j2 @5 {( X4 p1 ]# c* i+ X九、电磁辐射, W6 S& a# u+ m4 p
       电磁干扰(Electro-magnetic interference,EMI),EMI 产生的主要原因是电路工作频率太高及布局、布线不合理。
  @$ I" s  M$ F





欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2