EDA365电子论坛网
标题:
为什么地一定要完整性
[打印本页]
作者:
diyming
时间:
2009-2-15 21:03
标题:
为什么地一定要完整性
本帖最后由 jimmy 于 2009-2-16 13:46 编辑
: b) [# W2 Y+ s$ G' {' m9 V
0 F% C+ b0 ]" `
为什么地一定要完整性??
作者:
ssssssqqqqqq
时间:
2009-2-16 11:08
随着信息宽带化和高速化的发展,以前的低速PCB已完全不能满足日益增长信息化发展的需要,人们对通信需求的不断提高,要求信号的传输和处理的速度越来越快,相应的高速PCB的应用也越来越广,设计也越来越复杂。高速电路有两个方面的含义,一是频率高,通常认为数字电路的频率达到或是超过45MHZ至50MHZ,而且工作在这个频率之上的电路已经占到了整个系统的三分之一,就称为高速电路;二是从信号的上升与下降时间考虑,当信号的上升时小于6倍信号传输延时时即认为信号是高速信号,此时考虑的与信号的具体频率无关.高速PCB的出现将对硬件人员提出更高的要求,仅仅依靠自己的经验去布线,会顾此失彼,造成研发周期过长,浪费财力物力,生产出来的产品不稳定。
3 R8 Y+ Q* F9 |4 Q* Q# Z
高速电路设计在现代电路设计中所占的比例越来越大,设计难度也越来越高,它的解决不仅需要高速器件,更需要设计者的智慧和仔细的工作,必须认真研究分析具体情况,解决存在的高速电路问题.一般说来主要包括三方面的设计:信号完整性设计、电磁兼容设计、电源完整性设计.
作者:
jimmy
时间:
2009-2-16 13:08
简单的说:
- s9 C2 s9 \* q/ [* H
8 Y# r; A# |! B# m6 A0 Y
就是利用GND平面层的完整性为信号提供屏蔽保护。
7 y! t% _- O1 E8 A! C" [: E* ^# B
提供最短的回流路径。
4 D" G7 O/ y2 O0 o
5 m! ?2 p3 u5 q5 W/ C; Q6 R: k
如顶层是模拟电路,底层是数字电路,通过GND平面层进行屏蔽。
作者:
diyming
时间:
2009-2-18 10:26
谢谢楼上的。
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2