EDA365电子论坛网

标题: 未用的芯片管脚一般怎么接? [打印本页]

作者: miller678    时间: 2018-4-11 10:19
标题: 未用的芯片管脚一般怎么接?
大规模芯片都集成了很多功能模块,但是在实际的电路设计中不可能把芯片所有的功能模块(或者说接口)全部用上,因此总会有或多或少的管脚会“用不上”,那这些未用的管脚一般怎么处理呢?
/ S1 u& ?, }0 W管脚一般大致分为如下几类:& t1 T" z5 x8 k. ]0 W* C
1)input 输入;
* C7 d0 g$ K$ r  k% d" R/ \2)output 输出;
# n5 t1 e0 u" a: g3)Bidirectional 输入/输出
1 V* v4 E; X$ T' h7 Q( ^. J$ N& c4)power 电源地
5 I0 n% h- F8 K' ~& n# t4 G! z4 E3 R5 n

2 b. S( w% r% D+ y  ~于输出管脚Output pin,除非芯片有特殊说明和要求之外,都是可以直接悬空处理的;1 N  j/ n1 d) v3 a* U$ v; `
既是输出又是输入的Bidirectional,一般这一类管脚通常就当做输出管脚来看待即可;
6 r1 i5 W, A( Hinput 对照器件手册里说明的设置:' J" O7 ?* E* R* m
1)时钟输入类功能的管脚,不用时直接接地处理或者通过一个下拉电阻接地,防止管脚受到干扰影响芯片正常运行;5 l- W7 K% O' U  X' C# \7 f- z
2)一些使能控制类的管脚,如果不使用,最好上下拉到一个固定的功能触发电平,让管脚有一个稳定的参考电平输入;
" _' R' Q+ q0 q: \3 X3)对于硬件配置类功能的管脚,不用时也需要固定为高电平或者低电平,当然大多数的芯片内部一般都有默认的上下拉匹配,也可以选择悬空处理,但是如果是比较敏感的信号的话,外部一个强制的上下拉会可靠很多;
$ P0 r2 N) \7 m& z4)对个别管脚在不确定的情况下,最好把上下拉电阻都预留,调试的时候可以根据实际表现来选择是上拉还是下拉;
9 ?2 L# L( r" O/ `0 m8 @
1 ]/ m" D) _& K
- O5 U# b! ^' _4 c" O8 G
各位大神们 ,这样是不是就比较全面?还有什么需要注意的吗?
9 V/ s+ S) Y$ E5 s: C
作者: cheng    时间: 2018-4-11 10:23
不用的脚,没特殊说明的,你悬空就好了
作者: EDA_RSW    时间: 2018-4-12 16:23
很全面了。
3 n3 ?# G+ }7 P- s  |出于“安全”考虑(防止出现疑难杂症),尽量将不用的管脚通过软件将Bidirectional管脚配置成输出功能,然后悬空。防止静电或EMI引起的程序紊乱。
作者: czxjuren    时间: 2018-4-12 21:40
同意楼上
作者: renxiangbing1    时间: 2018-4-12 22:52
同意楼上
作者: zltwin    时间: 2018-4-13 13:55
学习了
作者: addonewang    时间: 2018-4-16 17:43
同意楼上
作者: 海阔天空719    时间: 2018-4-17 13:47
没特殊要求,就悬空好了
作者: WuJin_eOakJ    时间: 2018-4-17 17:31
学习了
, q0 m2 }- ]" [" a! {7 |/ M" N
作者: lukeluck    时间: 2018-4-17 18:07
双路或者多路运放 不用的同相或者反相管脚必须接地!
作者: xiaowenwu1989    时间: 2018-4-19 15:28
你这不太详细,请再细划
作者: piaoyang    时间: 2018-4-19 16:21
就不接呗,悬空: P2 ^) F' s$ q& _5 p

作者: blance117    时间: 2018-4-25 14:22
学习了




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2