EDA365电子论坛网

标题: PLL 锁相环功能? [打印本页]

作者: lize314    时间: 2017-11-8 16:54
标题: PLL 锁相环功能?
   时不时碰到PLL锁相环这个概念,有没有大大详细说明下这个锁相环是干什么用的?谢谢!# J1 F' |5 E6 O0 k7 d4 O
   参考百度百科https://baike.baidu.com/item/PLL/3852?fr=aladdin.
) `- G$ c" X1 R# G' E! p0 W   一般时钟信号的频率不是很高,当需要高频时序信号时,通过PLL提高时钟频率,生成高频时序信号?4 u1 F7 x! L5 G

作者: Aubrey    时间: 2017-11-9 17:30
最主要作用就是超频(分频和倍频)# }: _" q  s7 [: T! k& N) |  u2 Q7 W$ {
常见的单片机比如STM32,MSP430内部时钟电路部分都有PLL
+ v) Q# _2 A% y+ S2 H) Q至于其基本结构、工作原理等资料网上就很多了
7 _+ s* o4 U$ Shttps://ezchina.analog.com/message/18945#comment-18946
; x2 K/ ]& X" B# w design-debug-a-pll-circuit_cn.pdf (418.38 KB, 下载次数: 18)
  Y3 J8 |! k$ O$ P: y
) G8 W$ Y( r6 G& U5 d1 D( X" ~
* C$ @+ ~2 E9 I! G3 R" F2 J: D: d: j5 L+ h% ~. t

: K) A% _# c9 i) ~; J9 U4 D- J7 @2 i4 d3 K" W. S

$ v: J4 {9 z8 n3 g5 J% G! D$ l
, P* _6 j9 L; [  C1 d( Q) ^
; f5 K: T7 S+ Q0 J
作者: 故城往事    时间: 2017-11-10 23:48
PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时脉讯号,使高频器件正常工作,如内存的存取资料等。PLL用于振荡器中的反馈技术。 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步。一般的晶振由于工艺与成本原因,做不到很高的频率,而在需要高频应用时,有相应的器件VCO,实现转成高频,但并不稳定,故利用锁相环路就可以实现稳定且高频的时脉冲讯号。百度的资料,后续详细解释下。
作者: Xuxingfu    时间: 2017-11-13 09:07
1. 你电路时钟哪里来的?除低频用晶振,高频很多事PLL实现的 2. 发射机的载波,也是需要PLL实现,比如你需要一个800MHZ正弦波 3.PLL好处是可以产生多个信道频率信号,能快速切换
作者: clp783    时间: 2017-11-13 16:11
路过就进来看看。
作者: yitong7601    时间: 2017-11-25 19:17
K了我一个月的站,刚才site的时候




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2