EDA365电子论坛网

标题: 有关allegro叠层设置疑问? [打印本页]

作者: DIY民工    时间: 2016-10-20 12:01
标题: 有关allegro叠层设置疑问?
) g  p% W8 T( t" o, X1 U, Q
如图所示:这是一个4层板的叠层结构,我想说的是假如我把中间两个平面设置成plane,是否可以在这里面走线(在没有办法的情况下会走一两根)且出gerber是否会有影响,假如我把中间两层设置成conductor,这样是不是就失去了平面的意义,即使没有走线或走了几根线对出gerber会不会有影响?) `$ Y/ e) f, [# S  `

作者: a253366589    时间: 2016-10-20 12:10
不会影响出gerber
作者: zhm    时间: 2016-10-20 13:18
plane和铜的区别主要在通孔(PTH、VIA),所以:“把中间两个平面设置成plane,是否可以在这里面走线(在没有办法的情况下会走一两根)且出gerber是否会有影响”,可以走线,关键是你要注意铜皮不能与走线短路,也不会影响gerber。$ r! }. n3 x7 e6 p- {; M6 }
你如果知道平面的作用(导通和参考面),那么你改成铜皮,只要保留功能,与你设置成plane和铜皮没有任何关系
作者: DIY民工    时间: 2016-10-20 13:26
zhm 发表于 2016-10-20 13:185 _9 D9 ^9 \- J
plane和铜的区别主要在通孔(PTH、VIA),所以:“把中间两个平面设置成plane,是否可以在这里面走线(在没 ...
! B$ t# o5 P1 Z: K( e3 ]
OK 谢谢
* u  q8 Q7 [! E4 k; a" ]
作者: panxixue    时间: 2016-10-20 15:09
可以的,其实并没有什么区别
作者: nat    时间: 2016-10-20 16:58
本帖最后由 nat 于 2016-10-20 17:01 编辑 7 h% M1 H- h6 P/ |5 ?+ s) ?
3 [$ ?: J4 N2 W7 }
设置成conductor是可以的,前提是你中间两层都是正片。; i5 P. \  B% S# Z
正片铺铜后在里面走线铜是会避让走线的,总之正片你在内层瞎搞都可以。# i& o1 {) f" Q# |, h
; A( ~$ q* ~1 K$ b
如果是设置为plane并且是负片,要在里面走线的话,参考我下图中的做法:; m3 i2 b5 ^* i( b9 C) h$ h3 u) v

$ M& o5 D" D  E$ D- x& M& {先将走线连通,再在anti etch层沿着走线画line ,这样负片铜就能避让走线了,从而达到了在负片层走线的目的。) T8 f' |1 K0 F+ u/ T% O
1 Q# [/ _" i' o" v+ m* H; H2 r# [9 {

0 G% m# o/ |1 t9 a% w# w
9 G2 b" C0 j' ^( s/ i1 p3 P( u9 l: V+ t  j! n8 @7 Q! U
) ]6 ^5 I/ K& D/ b* z5 _
" s' a9 E  E* B0 W
% @$ n: [0 i; P6 B# Y4 D

& }% l( q8 {2 C/ D: w3 G
" \% O5 Q- Y2 f! R6 o
作者: Vegeta    时间: 2016-10-22 10:21
楼上正解!!!
作者: DIY民工    时间: 2016-10-22 12:04
nat 发表于 2016-10-20 16:58) f& \" y2 R$ D5 d/ z+ ~
设置成conductor是可以的,前提是你中间两层都是正片。" @( M& Q. K$ E  `, w4 Q
正片铺铜后在里面走线铜是会避让走线的,总之正片 ...

" i$ }2 M+ C! T+ q谢谢你的解答,很全面想详细。知道怎么做了
2 a7 h. \9 o6 r$ J. L" A+ Y
作者: Jancho    时间: 2016-10-24 14:38
顶一个,好多热心的网友
作者: li262925    时间: 2016-10-25 16:13
有这么复杂?    直接走线  只要保证不短路就OK了     正负片 也无所谓的
作者: jiaxiuxin    时间: 2016-10-26 17:23
想走线的直接做正片就行吧  正负片无所谓的
作者: DIY民工    时间: 2016-10-31 09:11
谢谢大家的关注及回帖,谢谢热心的网友
作者: hootasp    时间: 2016-10-31 10:35
学习学习
作者: procomm1722    时间: 2016-11-4 09:42
問題沒那麼單純 , 樓上所演示的是拉電源線 , 那應該沒問題 , 如果是訊號線 , 那就很難說了.
作者: EDALee    时间: 2016-12-24 01:04
zhm 发表于 2016-10-20 13:187 Z" N1 _& |4 o1 E
plane和铜的区别主要在通孔(PTH、VIA),所以:“把中间两个平面设置成plane,是否可以在这里面走线(在没 ...
: ?( F5 u. c0 q& _  y
正解
作者: erzhu    时间: 2019-9-17 12:30
procomm1722 发表于 2016-11-4 09:42
5 q& x/ T( K6 c- Q! C$ _問題沒那麼單純 , 樓上所演示的是拉電源線 , 那應該沒問題 , 如果是訊號線 , 那就很難說了.
) o9 J! `( ~* ]' I) n+ U
同意没那么单纯。
; T" H! e. `( wAllegro 计算阻抗线,参考从plane 改成 conductor 会有变化。 做等长就会有一些问题。- L% b% k8 ^! ]$ }) _: s  {0 `( |
比如第一层本身参考第二层plane, 如果第二层改成conductor, 第一层高速线的delay 计算就会有变化。。。, T. ~: L( l; Y$ d: o/ R

$ c. t6 n: @) s" [# ?1 @
作者: 33293111    时间: 2019-11-21 17:36
好贴,顶一个
作者: andrew_0056    时间: 2020-3-21 16:15
学习了,顶一个




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2