EDA365电子论坛网

标题: 为何按照层次原理图设计的时候发现只能第一个组里面的可以同步进去? [打印本页]

作者: mengzhuhao    时间: 2016-9-16 00:05
标题: 为何按照层次原理图设计的时候发现只能第一个组里面的可以同步进去?
为何按照层次原理图设计的时候发现只能第一个组里面的可以同步进去?/ D7 Z* G/ D/ [: h0 d/ S* M$ y
, d4 @  Z+ H( r$ V  G+ F7 C% @) X
例如创建了几个原理图层次,每个下面又带一些页,页里面的信号也使用了层链接符号2 m, m1 U$ @5 i+ o% e! n
1 U" }/ z9 @2 ]. ]
为何层与层里面的器件不能同步进去Allegro里面?只有第一个原理图下面的所属页里面的器件可以同步进去?
- _+ i! J' t& L6 S
作者: mengzhuhao    时间: 2016-9-16 00:37
如何才能不画框图就能各个层之间的网络互连?
/ c6 A2 `/ C- s0 M7 F+ y, m1 h% j5 {4 ~
好像有问题 应该如何处理这样的问题
作者: mengzhuhao    时间: 2016-9-16 00:39
例如:
' u" p* v- O: _7 Q' `) q我新建一个工程5 d, Z  ?5 \. G
创建2个原理图页,每个原理图页里面各方一个器件,增加网络test1-3,使用的是port的层连接符号" U  e8 L1 O3 I5 g0 f8 i

+ |2 W) v$ J0 a( F, P8 k/ l但是发现这样的情况下  只有原理图页第一个可以同步到pcb里面去
0 ~; l: y& P: m  |0 a' W* f8 n+ D7 Y: T
第二原理图页里面的器件不行!* D6 k2 V+ l4 n
/ i( I' `( k4 F! v
为何这样的连接方式无法进去?有没有更好的方法?
作者: mengzhuhao    时间: 2016-9-16 00:52
没有block就无法连接各个原理图之间的页信号?即便使用了层port?
作者: kevin890505    时间: 2016-9-16 22:48
1,第一个SCH图标上有个斜杠,这个是顶层,root,等同软件里面的MAIN函数,调用N个子函数,但是如果你有N-1个子函数都没在MAIN里面调用,自然就不会运行了,也就是说只有在ROOT中出现的SCH,才会导出到allegro;! \; g: ~" J1 y0 B: J/ @& ~
2,层次和平坦的区别就是这样,不能做到,理由同第一点;1 q2 ?$ G2 H4 n) X3 B4 A
3,不行是正常的,理由同上,第一个原理图是root,第二个和以后的原理图必须由第一个原理图调用,才可以。
3 ~* p( R" E% w/ b- \  z4,道理还是一样的
( v0 c3 T4 R: u4 v5 y5 c! d5,顺便提供个我写的资料,可能有错别字什么的,将就看。

[专题]CADENCE教程.pdf

352.68 KB, 下载次数: 14, 下载积分: 威望 -5


作者: mengzhuhao    时间: 2016-9-17 08:46
kevin890505 发表于 2016-9-16 22:48" O: g+ O9 c/ a/ s2 n% n0 I
1,第一个SCH图标上有个斜杠,这个是顶层,root,等同软件里面的MAIN函数,调用N个子函数,但是如果你有N-1 ...
3 d* W& i$ S" _  P4 C6 [2 f) }
以前很少用这种方式 最近在改一个原理图 是按层连接方式的层次化图
! J0 `# I; F0 i# R, H2 I2 i' ]
作者: ltm163    时间: 2016-11-24 06:16
kevin890505 发表于 2016-9-16 22:48" A; Q# L  {% C0 A0 S
1,第一个SCH图标上有个斜杠,这个是顶层,root,等同软件里面的MAIN函数,调用N个子函数,但是如果你有N-1 ...
9 D. F. z. D* j# G5 P
这个层次原理图,还是简单了点,电源模块,与各模块之间,电源如何互联,能否提供一个例子…………TK- V" ]4 h9 B/ N

作者: 文心雕龙7    时间: 2017-2-16 01:01
感谢楼主分享!!!!




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2