EDA365电子论坛网

标题: candence不能导出网表以及allegro不能关联原理图的问题 [打印本页]

作者: 逍遥剑客    时间: 2016-7-28 15:17
标题: candence不能导出网表以及allegro不能关联原理图的问题
本帖最后由 逍遥剑客 于 2016-7-28 15:27 编辑 . o( [! q- J9 X; H1 M
( O" q& }& C4 \, ^- u: H5 }; n
刚学candence,遇到问题,请大家不吝赐教。我用的是16.6,文件也不在中文路径& I5 V  A4 k9 l
1.新建个原理图,导出网表,报错,是以为没有PCB库吗?我用的是candence自带的库,不可以吗?) w8 b# j: o; C

8 x( l+ V; j! M2 n/ t
图1-3
( U5 N- {& g* t5 ~! R
( S1 J  |4 o# ?/ L5 a- N: L. {2 T: ?
$ O* }! p# G- l" q+ t! i
2.想把原理图和PCB关联,按照教程,原理图上勾选-ENABLE INTERTOOLS COMMUNICATION后,选择器件,右键却不能出现PCB editor selector 的命令
6 z! }: Y; e2 B* F: F8 D6 h- u7 [
6 r! _/ B8 [4 j3 ~) m3 F
右键如图4

1.png (50.46 KB, 下载次数: 6)

1.png

2.png (11.41 KB, 下载次数: 7)

2.png

3.png (16.5 KB, 下载次数: 8)

3.png

4.png (43.44 KB, 下载次数: 10)

4.png

作者: nat    时间: 2016-7-28 15:29
1.从图片看出是网络表生成失败,原因有很多,具体见allegro文件夹中的log文件,从图中可以看出,电阻的封装有问题。
, ~& _3 E/ V  m* ]+ L9 [2.关联是要导入网络表成功之后才行,而且也不用右键,原理这边选择元件allegro那边就会高亮。
作者: 逍遥剑客    时间: 2016-7-28 15:46
nat 发表于 2016-7-28 15:29
7 G+ b2 o& H) M9 U  ]( H" m# n1.从图片看出是网络表生成失败,原因有很多,具体见allegro文件夹中的log文件,从图中可以看出,电阻的封装 ...
8 |( u+ u: a5 t9 @+ Y. g
我感觉要是第一步解决了,第二步应该也就没问题了,这种问题说不清,我还是找个人实际过来看看。谢谢' y1 L/ _8 u$ j

作者: 980155498cai    时间: 2016-7-28 17:05
网标都没有生成你怎么关联呢????
作者: 逍遥剑客    时间: 2016-7-28 19:21
980155498cai 发表于 2016-7-28 17:05  I8 ~/ X' q. U6 M
网标都没有生成你怎么关联呢????

" P; b) q8 F9 ~8 r: ?9 z我说的是两个pcb.第一个是新建的。第二个问题是用一个已经走线完了图纸和相应的原理图,每次关联前也要重新导一次网表么?( k+ R: D4 ?& u

作者: 980155498cai    时间: 2016-7-28 21:02
逍遥剑客 发表于 2016-7-28 19:21
- ^% `; {% W! ]$ q- z我说的是两个pcb.第一个是新建的。第二个问题是用一个已经走线完了图纸和相应的原理图,每次关联前也要重 ...

) ]* a+ K! w4 ]" m7 J4 ^如果关联不上就倒一下就好了+ L5 }5 I- Z7 a8 @. q5 B9 g9 y

作者: why_not    时间: 2016-7-29 08:44
首先先解决网表导入前的DRC问题,先把网表导入成功后已经就可以关联了!
' V+ G" R: h' `% z7 N& U0 F
作者: 仁爱    时间: 2016-8-1 15:58
我看了一下,你导不出网表至少有一点是错的,那就是你有些器件没有填写封装名“footprint"




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2