2.2 实际应用 5 y/ ]" G- }8 f 如图3所示,可以由一个微型位置调节器控制探针沿3个垂直方向线性移动进行表面扫描。为了扫描集成电路表面的矩形区域并用计算机处理所得到的测量数据,目前已经开发出了一种应用程序[9],可以使探针在集成电路表面之上沿正交面方向移动。这一程序能够给出所测电场或磁场的二维曲线。为了进一步处理测量数据,可以将其保存为ASCII文件。- J v9 o% C. f$ A- n
探针也可以分别放置在小片或集成电路封装之上的任何位置。这就使得直接测量小片的特定部位的电 磁辐射成为可能,如测量高速运算放大器。 7 w0 ~- {/ `, X4 s& m
图4给出了集成电路封装表面磁场扫描的示意图。从图中可以明显地看出具有较高的磁场强度元件的区域。由于高短路电流与高动态转换电流结合,故具有较高磁场辐射的管脚通常是集成电路的电源供应管脚和负载输出管脚。正是由于整个集成电路的电磁辐射主要集中在这些管脚上,所以电磁兼容性测量就应该从这里着手。 ' q3 O# k6 Z1 B
图5是用三维图形示出扫描区域磁场强度的测量结果。具有较高磁场强度的区域用红色突出出来,而具有较低磁场强度的区域用蓝色表示。对具有较高磁场强度区域有一定的了解之后,设计者就能够重新设计自己的电路以减少全局的电磁辐射。同时,版图工程师也可得到关键的提示,指导如何布置元件以降低辐射。 4 d$ F$ u' o' N9 h8 r8 T# S4 x8 p
3 结 语 $ X9 o, i$ Y( G0 _2 N; S 对于微电子行业来说,芯片级电磁兼容性的描述已经成为一个非常重要的主题。实际上,如果不对集成电路电磁辐射及抗扰度方面进行深入的研究,就很难满足电子设备电磁兼容性方面的需要。随着工作频率及芯片复杂度的不断增长,具有低电磁辐射和高抗扰度的集成电路设计将越来越演变成具有挑战性的课题。将来,半导体生产商都将使用新标准(IEC61967和IEC62132)中所描述的不同的测量方法,来描述其集成电路的电磁辐射和抗扰度[10]。而其中的“表面扫描法(IEC61967-3)”可以被用来查明造成整个电磁辐射的主要干扰源。5 m, j' Z- F) t' s
因此,今后的研究重点应致力于芯片级电磁兼容性设计和优化,必须着重研究以下几个问题:一是更好地了解地面反射,进而了解普通模式电流是如何影响电磁辐射的,改进对辐射的控制;二是改进用于仿真的封装模型[11],改进芯片级电磁兼容的处理工具;三是减少信号完整性问题,提高防射频干扰的模拟模块和输入/输出模块的敏感度;四是减少封装产生的寄生参数,更好地控制输出信号的升降次数(适度的回转率)。; e8 |6 D F/ L+ g
# i* N4 ]9 p8 g* _5 l& o
参考文献
* Z" p3 j* E, p4 Z+ H
[1]IEC61967 1.Integrated circuits Measurement of electromagnetic emissions,150 kHz to1 GHz-Part 1:General conditions and+ B: Q3 w- |' F: J
definitions.47A/632/FDIS.2001.2 }8 I1 ~1 c8 D6 r: k" I- i/ A2 U
[2]IEC61967-2. Integrated circuits-Measurement of electromagnetic emissions,150 kHz to 1 GHz-Part2: Mesurement of radiated emissions, TEM-cell method(150kHz to 8 GHz)[J].47A/619/NP,NewWork Item Proposal,Date ofproposal:Jul.2001.1 A8 u+ t3 R z
[3]IEC61967 3.Integrated circuits Measurementof electromagnetic emissions,150 kHz to1 GHz-Part 3:Measurement of radiatedemissions,surface scan method(10 kHz to 3 GHz)[J].47A/620/NP,NewWork Item Proposal,Date of proposal:Jul.2001. 9 {' s; R z) P1 I6 K, ][4]IEC61967-4.Integrated circuits Measurementof electromagnetic emissions,150 kHz to1 GHz-Part 4:Measurement of conductedemissions-1/150 direct coupling method.47A/636/FDIS,FinalDraft InternationalStandard,Distributed on 2002.7 Q1 q4 O! ~* l5 L( Z e
[5]Tzong Lin Wu,etal.Anovelsystematic approach for equivalent model extraction ofembedded high-speed interconnects in timedomain[J].IEEETrans.on ElectromagneticCompatibility,2003,45(3)., ], l- [1 \" `
[6]Martin P.Robinson,et al.A simple model of EMI-Induced timing jitter in digital circuits,its statistical distribution and its effect oncircuit performance[J].IEEE Trans.on Electromagnetic Compatibility,2003,45(3).9 U1 l2 K3 z$ S
[7]Charles F.Bunting.Shielding effectiveness ina two-dimensional reverberation chamberusing finite-element techniques[J].IEEETrans.on Electromagnetic Compatibility,2003,45(3). - Y3 l3 i0 X3 Q" E5 }. _$ F[8]KimitoshiMurano.Anewimmunity test method[J].IEEE Trans.on Electromagnetic Compatibility,2002,44(1)." h' J. Q( n6 g) S5 \6 i: Z$ ~5 f4 r
[9]Xiaoning Ye,et al. High-performance inter-PCB connectors:analysis of EMIcharacteristics[J].IEEETans.on Electromagnetic Compatibility,2002,44(1). ; L1 L% m, {5 L, t[10]Christos Christopoulos,James LDrewniak.Foreword advanced EMCnumericalmodeling[J].IEEE Tans.on Electromagnetic Compatibility,2003,45(2). " F7 G, t0 {) R8 H4 `0 i[11]Wout Joseph,Luc Martens.The influence of the measurement probe on the evaluation of electromagnetic fields[J].IEEETans.on Electromagnetic Compatibility,2003,45(2).