EDA365电子论坛网

标题: LPDD3稳定性测试 [打印本页]

作者: royafei    时间: 2016-2-22 11:56
标题: LPDD3稳定性测试
要验证DDR的稳定性,请问应该是什么思路,要测试什么项目。求大神指导~. ~) C& ^! R! l) s% H/ C& w

作者: cousins    时间: 2016-2-22 12:55
有两种方案:
; b- m" e6 a# ?; W: Y1.买仪器厂商的compliance license完成测试而且可以产生完整报告。( g* E- C" u2 v- L7 \% L
2.看Jedec规范或者dram规格书,测试时序和信号质量要求。! ?, \1 ^$ m# M4 D% S: q0 F
6 B* J+ w7 `5 r0 ~1 S2 V! Y

作者: 菩提老树    时间: 2016-2-22 13:02
再增加一个软件系统跑,看是否有丢包的情况产生
作者: royafei    时间: 2016-2-22 13:50
cousins 发表于 2016-2-22 12:55; L# B& s; [- u1 I
有两种方案:
- g  d: Z' V3 d% E0 a! y1.买仪器厂商的compliance license完成测试而且可以产生完整报告。; e" i4 ~) P2 ~6 Z5 H2 h
2.看Jedec规范或者dram ...
2 {. F, ^5 s! s- h+ ]
谢谢版主解答,对于第二点,是不是Jedec规范上给出的参数都要用示波器量
* G6 N7 g, R' b# \1 c
作者: cousins    时间: 2016-2-23 09:53
是的
作者: wcx    时间: 2016-3-6 22:22
高低温+电压拉偏 对全部DDR容量进行fullload测试。应该包括读写全0,读写全1,随机数读写,5A读写。
作者: NelsonYT    时间: 2016-3-10 09:03
除了量信号,还要跑stress测试。
作者: willyeing    时间: 2016-4-6 11:46
都是大牛的回答
作者: devin.ding    时间: 2016-4-28 12:14
1,如果DRAM厂家愿意配合,让他们测试waveform,没必要把jedec规范上所有的项目都测完。! \/ g2 U7 _" T. n/ u" q  x) i6 _
2,主芯片厂家一般也有相应的评估方法;: Y3 i- `# R# _! r
3,最基本也是最重要的,多拿些机器(10台以上),高低温煲机5天以上;




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2