EDA365电子论坛网
标题:
请问图中零欧姆电阻有什么作用?
[打印本页]
作者:
zsuhh
时间:
2016-1-12 07:46
标题:
请问图中零欧姆电阻有什么作用?
spi_flash_clk.png
(134.72 KB, 下载次数: 2)
下载附件
保存到相册
2016-1-12 07:43 上传
+ h3 G: T" \/ U5 }4 K( n" f, a
那个QSPI_CLK是接SPI NOR Flash的CLK.它已经接了E8脚的CCLK_0为什么还要用一个零欧电阻接M15脚? 这接的话,两个脚不是短路么?对时钟有什么作用?这个图是xilinx参考设计上的。
' r1 T' |/ ~7 H
' M" N% X0 [8 }9 e4 L( j. w6 n3 d
作者:
超級狗
时间:
2016-1-12 10:33
詳細的功能你要去看 FPGA 設計,我覺得 Xilinx 原本設計這個界面時,是可以作為 SPI Host 或 SPI Device。
2 E2 {! r$ Y2 h7 r V* v; A' m$ C4 U0 ~ ]
$ d$ p# c$ k4 b2 l" F" n
3 h7 K9 h3 I8 R. \
當 FPGA 做為 SPI Host 時,接上 R32 可以提供一個 Clock 給 Device。
當 FPGA 做為 SPI Device 時,拿掉 R32 可以接受來自另一個 Host 的 Clock。
6 G0 M( U- o( ~# n6 B
2 n* s# A2 u+ \4 z* R* J
* N; ]7 \! P! b% F9 J- P, T
作者:
超級狗
时间:
2016-1-12 13:15
本帖最后由 超級狗 于 2016-1-12 15:19 编辑
5 c2 O) J% t$ ~9 `: C$ J, `' g
5 c3 f, R* F6 C4 R" ?1 Q% l
基本上 M5 的時鐘訊號,可以在 FPGA 內部繞到 E8 的管腳出來,並且做成雙向的訊號。但會犧牲 FPGA 中的一些
Gate Count
和
Routing Resource
,並且增加少許的
延遲
(
Delay
)。Xilinx 可能不想犧牲這些代價來做這件事,畢竟也只是開發板吧?
6 |: G$ P) v! ? h) r" j5 m8 P
: C# v- Y1 f/ K2 f) [, c0 F
類似這樣的 FPGA 設計我曾經看過,但實際上你還是得查看一下 FPGA 的 HDL 原始碼確認。
# I) G" O- ?4 `" l
. J2 ^ V0 ]" M o. p* U- j
作者:
土豆水煮鱼
时间:
2016-1-12 15:34
帮顶
作者:
yefengyunjue
时间:
2016-1-12 16:51
帮顶
作者:
阳光奶茶
时间:
2016-1-13 00:03
帮顶
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2