EDA365电子论坛网
标题:
ALLEGRO 如何给散热焊盘赋予网络
[打印本页]
作者:
usm4glx
时间:
2015-12-22 09:58
标题:
ALLEGRO 如何给散热焊盘赋予网络
请问如何实现
, s& U8 P$ z- m& [# ]3 U
8 J' c/ R: n! p8 F6 y
QQ截图20151222100115.png
(8.49 KB, 下载次数: 4)
下载附件
保存到相册
2015-12-22 09:58 上传
作者:
chrysalis
时间:
2015-12-22 10:18
改原理图。
作者:
kinglangji
时间:
2015-12-22 10:31
我发现静态铜硬来是个通用的方法~
作者:
12345liyunyun
时间:
2015-12-22 11:16
在原理图里面修改
作者:
usm4glx
时间:
2015-12-22 11:23
就是不期望改原理图,没有别的办法了吗
作者:
brady.lu
时间:
2015-12-22 11:30
用属性铜皮覆盖.
作者:
fishmind
时间:
2015-12-22 13:13
学习一下
作者:
蓝色的天口
时间:
2015-12-22 15:41
静态铜,硬来!
作者:
祝祝
时间:
2015-12-22 16:27
不想在原理图中改网表,allegro也可以更改/增加网络连接,具体方法如下:
% X2 {" y+ O/ G" a1 S' T/ F: x
菜单栏Logic—Net Logic命令,在options中选择你希望赋予的net(也可以create新的网络),然后点希望赋予网络的焊盘。
8 R) o7 }& J S; l( K
当然,还是推荐改网表,一致性比较好。
作者:
阿斯兰
时间:
2015-12-22 17:00
建议在原理图中改,如果在PCB中改的话,会有隐患,除了你给标明或者能够记得住
作者:
J蓝虹
时间:
2015-12-22 21:32
这种器件不要走偏门,习惯就很不好.建LOGIC LIB的时候就加上属性。
作者:
AllenH
时间:
2015-12-23 16:30
同意以上所说,不改原理图而改pcb,就造成了原理图和PCB的不match,风险较大,还是改sch或者铺死铜强制short。。
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2