EDA365电子论坛网

标题: RETIMER 電路設計問題 [打印本页]

作者: dukekuo    时间: 2015-12-2 12:51
标题: RETIMER 電路設計問題
本帖最后由 dukekuo 于 2015-12-2 12:52 编辑 2 _; J1 A0 S$ n2 w
' \6 v) s$ P8 ]& @0 `
请问通常在傳輸界面上的上拉/下拉电阻都是怎么设计的?我必须去考量什么东西?上拉/下拉电阻必须同时存在吗?- ^# j& e/ `8 c4 y0 P) D

9 u4 d) i3 V1 v附件是TI Retimer TMDS181 datasheet page 40, Ref designed
& p# T: q: y* I' z: q# R3 a* q* s; Z7 m

+ K4 l2 h* z- [0 J

未命名.png (19.38 KB, 下载次数: 1)

未命名.png

TMDS181.pdf

1.05 MB, 下载次数: 9, 下载积分: 威望 -5


作者: fallen    时间: 2015-12-2 13:35
你这个问题比较大。简单来说就是:上下拉给定确定的电平;$ ~' u5 g  j8 Q; b% F8 S+ b* ?
需要考虑的因素就是:电压,上下升沿,驱动等。
4 u. L" F/ P& U: Y从你的图上来,就是简单的上下拉,同时是为了做跳线用。
作者: liu19850810    时间: 2015-12-2 13:40
这不,上下一起拉,肯定有问题
作者: flywinder    时间: 2015-12-2 16:47
上下一起拉:分压
作者: bluskly    时间: 2015-12-3 09:41

7 o, X/ J  p) B; \! a2 S3 y7 s+ o
0 z6 K1 K- b7 x1 E' E( m
( E- U: L) J4 g; Y8 E
, H* k& b3 K+ D7 ~不知道你有看过这个PIN 描述没?. {; R! l7 P  ?% E7 E
看过了 应该问题就好弄一点了!* _% o; n6 k' o# }* k1 T0 g
& h1 Z# U8 U' c" P1 K  a+ G





欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2