| 我的理解是这样:DDR等长围绕DDR 的clk信号为基准线展开,假如,地址线与CLK偏差一个范围值:+-200mil;DQS与CLK 偏差+-500mil;然DM、D0~D7是以DQS为基准线偏差;所以只要满足偏差值要求就可以,偏差值大,则每个字节长度偏差也大,反之,偏差值小,则看起来每个字节长度就都差不多 |
gdli 发表于 2016-12-5 17:16 不好意思,前一段时间在忙,就没上论坛,DDR3的资料大多都是在网上找的零零散散的东西。数据线差距很大,这个主要是应为他们在不同的组,只要保证每一组内等长就行了,不用保证每一组都等长。这个是DDR的特性,好像从DD2开始就支持这个了,你可以找找看。 |
|
楼主,可以把DDR3手册资料发来学习一下吗# R, x7 i) _& |- q7 f |
阿斯兰 发表于 2015-11-19 19:17 好的,我去找找,我都是镁光下载,找不到啊 + |
古未欲雪 发表于 2015-11-19 00:14! u7 z' X! W& |# @' Y8 L 那个是数据手册,原理图用的 有的公司还会提供一个layout的手册 |
阿斯兰 发表于 2015-10-30 10:43 我下载的DDR手册都是引脚定义和时序,没有布局建议的啊 |
| 非常感谢大家的回复,我大致明白了,谢谢大家! |
12345liyunyun 发表于 2015-10-30 10:43 我基本也是这样认为的,数据线参考dqs等长,地址线参考CLK,dqs和CLK也是有长度要求,只是走线长度相差没那么严格 a' `9 `0 T9 t5 u# \9 ? |
| 是的,如图里一样,数据组里,11根一组,组内等长即可。 |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-24 02:15 , Processed in 0.156250 second(s), 30 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050