EDA365电子论坛网

标题: 请问图中JTAG部分那个TVS管组应该选什么器件?有什么要求? [打印本页]

作者: zsuhh    时间: 2015-10-23 13:53
标题: 请问图中JTAG部分那个TVS管组应该选什么器件?有什么要求?
# u8 M% Y8 Z# b# G  [/ c
$ X* P# h; n4 [2 |, i7 R; r
图中红色圈部分!那个TVS管组应该选什么器件?有什么要求?
: W: Y. ?4 g( Y# \) W4 ^
: l! V( c5 c5 p
作者: 12345liyunyun    时间: 2015-10-23 14:01
这个用来防护的,最基本的指标电压要满足,就是一个大的浪涌碰到接口不至于烧坏芯片
作者: fallen    时间: 2015-10-23 14:02
你可以选择 5V的TVS,考虑到你串联电阻100R比较大,而JTAG又有几+M的速率的,你就整个1PF的吧。
作者: 超級狗    时间: 2015-10-23 15:46
小弟最近變得比墮落兄還墮落,我都是抄別人的原理圖。
/ A9 N, f$ u0 G. h. w. Y. {' u' u# {, j4 _

JTAG Port ESD Protection.jpg (69.03 KB, 下载次数: 3)

JTAG Port ESD Protection.jpg

作者: 超級狗    时间: 2015-10-23 15:57
再更墮落一點好了!
7 m6 i2 j! y$ l4 d" N/ h. |
: \* c# N+ ~5 S" l( z

JTAG Port ESD Protection (2).jpg (50.07 KB, 下载次数: 3)

JTAG Port ESD Protection (2).jpg

作者: 超級狗    时间: 2015-10-23 16:04
小保險絲LittleFuse)的方案
" Z; r3 N/ M4 y( ~9 ]6 s
! _. g2 B' Y, V7 w1 `7 n* ]

LittleFuse JTAG ESD Protection Solution.jpg (76.57 KB, 下载次数: 3)

LittleFuse JTAG ESD Protection Solution.jpg

作者: xiaoyu19890210    时间: 2015-10-23 19:31
JTAG出线很短,不会出现大的浪涌,主要是怕人手接触到带来静电损坏,每个数据线上放置一个到gnd的ESD防护期间即可。
作者: bluskly    时间: 2015-10-26 09:19
以前从来不用TVS管在JTAG pin上,后面坏过几块1W多RMB的FPGA,心头滴血的感觉爽翻天了。
作者: liangkai520    时间: 2015-10-26 09:39
这个也就是浪涌保护,这几个信号要求不高一般的就可以了,并且这几个信号在调试时会用到后面就不怎么用,不用过于研究。
作者: yujingfa    时间: 2015-10-26 13:02
bluskly 发表于 2015-10-26 09:19) l  Q6 b( Q, y- h* g
以前从来不用TVS管在JTAG pin上,后面坏过几块1W多RMB的FPGA,心头滴血的感觉爽翻天了。
- \% Q3 T! m3 u& e. n% q
真富裕
2 T4 X( d7 D! P$ O" ^1 @4 I3 _( ]' o
作者: bluskly    时间: 2015-10-26 14:32
yujingfa 发表于 2015-10-26 13:02
# n4 ]% ^0 c2 E4 R# V4 j真富裕

* ~% j' u6 l. p8 Q" G/ d( ?不过后面都采用了TI的一个缓冲器加在JTAG链路中,烧的时候也只是烧掉缓冲器。- ?: p) u0 b. k2 B

作者: brady.lu    时间: 2015-11-23 16:40
TVS管基本不需要,调试口而已。




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2