; {) T( `7 F6 p- V' Y. C" m : z9 C6 t& f2 [% p作者: seawolf1939 时间: 2015-4-22 09:41
MOS管的GATE脚悬空作者: flywinder 时间: 2015-5-12 17:12
就是悬空,不上拉也不下拉作者: xiaoyigechaos 时间: 2015-5-14 11:42
打开数字电路书看看高阻态, g0 N4 a. |# H$ f# ~
好像 文字也说明的很明显了 高阻作者: ydl125521666 时间: 2015-7-30 19:55
相当于断开作者: ArthurGXH 时间: 2015-7-31 12:40
电路常识性概念之——三态门与高阻态的概念及应用. w7 p, g6 |) V) K/ D+ Z
2013-06-26 10:54 来源:电源网 作者:兔子 ( F/ E+ ]! T3 z$ N' k/ L5 ]. V我们都知道,三态门是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。高阻态相当于隔断状态(电阻很大,相当于开路)。三态门都有一个EN控制使能端,来控制门电路的通断。可以具备这三种状态的器件就叫做三态门。/ F0 C. B& N0 K5 V" H9 o, m
' ~- y, k$ S& B" [ s, L$ D* J$ y4 V) j
计算机里面用1和0表示是,非两种逻辑,但是有时候这是不够的。比如说,他不够富有但是他也不一定穷啊;她不漂亮但也不一定丑啊,处于这两个极端的中间,就用那个既不是+也不是―的中间态表示,叫做高阻态。高电平,低电平可以由内部电路拉高和拉低。而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值。高阻态的重要作用之一就是I/O(输入/输出)口在输入时读入外部电平用。" N/ }( y, {! Q7 @
& E+ ~+ E. ]0 I4 U
高阻态相当于该门和它连接的电路处于断开的状态。(因为实际电路中你不可能去断开它,所以设置这样一个状态使它处于断开状态)。三态门是一种扩展逻辑功能的输出级,也是一种控制开关。主要是用于总线的连接,因为总线只允许同时只有一个使用者。通常在数据总线上接有多个器件,每个器件通过OE/CE之类的信号选通。如器件没有选通的话它就处于高阻态,相当于没有接在总线上,不影响其它器件的工作。 # ? z( P& O0 r0 ]2 k d! f& \8 w# T
如果你的设备端口要挂在一个总线上,必须通过三态缓冲器。因为在一个总线上同时只能有一个端口作输出,这时其他端口必须在高阻态,同时可以输入这个输出端口的数据。所以你还需要有总线控制管理,访问到哪个端口,那个端口的三态缓冲器才可以转入输出状态,这是典型的三态门应用。 如果在线上没有两个以上的输出设备, 当然用不到三态门,而线或逻辑又另当别论了。+ K X& @# b3 o1 ]
) B' M) ]# h$ X# g高阻态这是一个数字电路里常见的述语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。& F' F) w, `! ]7 |! t
9 d( z6 s+ O5 ^ Q/ I6 }1) D; c, X* L1 U8 c4 w# R
+ F; c$ @2 x+ J* X' k$ z高阻态的实质:电路分析时高阻态可做开路理解。你可以把它看作输出(输入)电阻非常大。他的极限可以认为悬空。也就是说理论上高阻态不是悬空,它是对地或对电源电阻极大的状态。而实际应用上与引脚的悬空几是一样的。(当门电路的输出上拉管导通而下拉管截止时,输出为高电平;反之就是低电平;如上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该门电路放弃对输出端电路的控制 ) ; ^/ I/ [2 j( J1 n. s3 T% _6 l# [7 A4 A- C- U5 P5 A. f. c
典型应用: 0 Q! C* d( U- ?$ x' W 7 Z6 O& f" Y; W! x" B& u1、在总线连接的结构上。总线上挂有多个设备,设备于总线以高阻的形式连接。这样在设备不占用总线时自动释放总线(放弃对总线的使用),以方便其他设备获得总线的使用权。* }0 J9 J8 f: X, J6 M- b