EDA365电子论坛网

标题: balun设计 [打印本页]

作者: 若华110    时间: 2015-4-7 17:58
标题: balun设计
@Xuxingfu   我目前在使用一颗700M左右的差分晶振,然后需要转换为单端信号接到安捷伦示波器上。 晶振的推荐电路连接方式上通过BALUN将单端信号转换为差分信号。请问此处BALUN如何设计? - j3 U3 V( j/ B/ u4 Q

作者: Xuxingfu    时间: 2015-4-8 08:26
要看晶振的要求,可以采用MA/COM的变压器巴伦,型号ETC-1-13' v7 k8 V( y. ~: s; i% C
3 Y# s7 W7 v  ^7 _+ a' h% E

# X+ i4 x: f* B) f
作者: 若华110    时间: 2015-4-8 08:58
Xuxingfu 发表于 2015-4-8 08:26  T. }5 O0 c% Y, x! {* l
要看晶振的要求,可以采用MA/COM的变压器巴伦,型号ETC-1-13
3 S6 q8 f5 i# m# L( s" m
我的晶振输出频率700M,但是后面需要参考时钟的芯片对时钟要求很高。 频偏在+-100ppm,RMS Jitter 0.2Ps.  时钟信号的好坏严重影响CDR的性能。   晶振差分线控制阻抗100欧姆。
' S& r4 z; C4 w8 w1 b0 K! U6 t  如果采用这种设计方法会不会不好?且很难走线吧。是否有其他更优的方法呢?9 n0 G, H  j) j9 _- [  i

作者: Xuxingfu    时间: 2015-4-8 10:44
我知道的 ,大部分的高速ADC/DCA的时钟都是这样的,上G的时钟也是用这个Balun。具体可以仿真的
作者: 若华110    时间: 2015-4-8 13:09
Xuxingfu 发表于 2015-4-8 10:44
' s) b% q4 J# H8 m% m我知道的 ,大部分的高速ADC/DCA的时钟都是这样的,上G的时钟也是用这个Balun。具体可以仿真的

0 O5 B' t* _( h) W) r0 g好的 非常感谢。我先看看数据手册。
$ m+ e9 o3 \8 j- R/ c. K% P8 Y! z 对于balun这个点附近的高速走线,有什么建议么?( G/ |& {" g& u" l6 _# i

: @( L& X9 e( S3 \6 N  i8 x还想请问下,还有其他方法实现么?比如说分立LC、PCB走线实现等。
. Z- P) M: C* `6 W" C/ h
作者: Xuxingfu    时间: 2015-4-8 13:14
本帖最后由 Xuxingfu 于 2015-4-8 13:48 编辑
# D$ r- e  u2 y8 k. h
, X6 h( \$ c' g4 g& j; S/ D1 i0 @' Q变压器是最好的,LC方式带宽不够。下面是基本架构,根据器件阻抗需要加匹配电路和隔直电容。) f/ S' t. {' f  z9 R5 f$ Y0 P
+ _$ Y" ]; y8 x" W8 O; y

& @4 l, T8 ]* t  c7 Y1 Z: u
作者: Xuxingfu    时间: 2015-4-8 13:32
本帖最后由 Xuxingfu 于 2015-4-8 13:35 编辑
* A+ S0 d; E% a% m) s" V/ ~5 ~7 J
: f- ?5 u8 O. u/ L. K! N变压器巴伦输入输出可逆的:" s7 ~7 I! e3 k0 z

) l) O; `( O4 r$ D6 d+ n4 Y4 B
3 |' }2 p8 b" \$ h) l7 G6 E信号不够大时候,采用差分放大器:
/ g$ `9 Y1 i1 |) U% K! J+ [* b* L1 f* ]
      
: [7 ~* W( \+ N1 Y0 P4 J
! n: g* ~  I; x& N) c4 u
作者: 若华110    时间: 2015-4-8 18:19
本帖最后由 若华110 于 2015-4-8 18:53 编辑
# c. j% n, v& k
Xuxingfu 发表于 2015-4-8 13:32
1 |/ f9 }- S) [, m; [" q, p/ z( d变压器巴伦输入输出可逆的:

% U9 g& k' d! q0 C' W* q* x  非常详细的技术指导!  感谢! " H! |' S6 ~. t; w+ K! u1 x4 [

2 Q& C3 s* l, y/ `0 S 此BALUN最高频率达3000MHZ,会不会导致在100-700段带宽处Q不好呢?   对BALUN我一点不了解。求耐心指导。 二极管作用是什么+ _4 x8 A7 U8 G- h. {: G) `; d6 M

作者: 若华110    时间: 2015-4-8 18:33
如附件是我的电路设计。
$ a1 T# p& a. y  ^9 B2 i其中5801作为1分2的芯片  输出CML电平  请问后面是否还需要端接么? 如您的下拉端接方式是否合适。

11321.jpg (76.85 KB, 下载次数: 4)

11321.jpg

作者: Xuxingfu    时间: 2015-4-9 09:11
具体要看应用,可以预留2个下拉焊接位。
6 |) _3 S% |3 d0 M& j4 [; Q+ g; u1 [9 P9 \& t
5801Q0输出阻抗要看规格书,如果是差分100--50,就需要2:1变压器,200--》50,4:1变压器。# P* u$ }7 ]0 k5 n, i; z4 T
' M; O/ h# O' f& _: t5 o$ {
HSMS2822本来是个检波二极管,这里限幅作用吧。。
作者: 若华110    时间: 2015-4-9 09:19
Xuxingfu 发表于 2015-4-9 09:11
/ a9 f0 P6 i3 q# }- _具体要看应用,可以预留2个下拉焊接位。0 s* O" ]) Q7 _4 L1 J- c$ b: r
" U: r6 S5 P4 p' B+ J, y6 q
5801Q0输出阻抗要看规格书,如果是差分100--50,就需要2:1变压 ...

) b# z) ~. _" e1 [3 Y5801输出差分阻抗100欧姆  CML电平 差分摆幅800mV. 9 Y! \4 Z8 {/ l5 J/ ]) _4 e0 L  ]
其图中的trigger就是本来想接到仪器上的接口,但是现在是Q1N/Q1P这对差分经过balun之后转单端。  在5801输入端(即在晶振和5801之间)已经端接了,那么在5801的输出端(即5801到BALUN之间)还需要端接么? 如果端接该怎么处理? 设备输入端电平不知道(不过你的预留下拉电阻位的方法是可取的)。
4 g, h  U5 t( _5 L2 T$ b' G  p" N! N
作者: Xuxingfu    时间: 2015-4-9 10:06
本帖最后由 Xuxingfu 于 2015-4-9 10:16 编辑 4 w6 n. ?* P7 S# o
7 F, Y8 [& h: }/ T9 |1 L
变压器输入输出都接0.1uF隔直电容,也可以100PF具体调试下。
) |( w4 O0 _2 m" Q( X
5 k1 ]5 s- r* @, }2 h& `5 J% G输入输出都预留个下拉电阻,共3个。1 N6 ]3 N+ }! m5 E$ k! z

- S4 i+ e" A' v+ z这个变压器是1:1的,你得找个2:1的,Mini circuit有。
& x( g5 L; T0 G1 v; o
& P6 _. }2 `  x4 o
9 K/ b4 Y: E  |
作者: 若华110    时间: 2015-4-9 10:52
本帖最后由 若华110 于 2015-4-9 10:59 编辑
9 h7 K6 F, P9 X
) N/ H. D: x0 @" S谢谢!balun焊盘和底部 还需要其他处理以保证阻抗连续么?0 G! j4 O7 {  F# r+ T8 Q/ J  m1 @





欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2