EDA365电子论坛网

标题: 相同阻抗的信号线,阻抗线宽不同,对信号有哪些影响? [打印本页]

作者: 风刃    时间: 2015-3-26 23:23
标题: 相同阻抗的信号线,阻抗线宽不同,对信号有哪些影响?
在PCB设计中,叠层评估阻抗,不同的方案会有不同的线宽,现在有些问题不清楚,如下,希望能够得到比较广泛和系统的解释,谢谢!
! t, V3 v* _+ n8 X
相同阻抗的信号线,线宽比较大的和线宽比较小的阻抗线,对信号有什么影响?与信号速率和走线长度有什么样的对应关系?

  _- o6 E$ R0 f6 X" c2 i5 A6 k
作者: 菩提老树    时间: 2015-3-27 09:03
楼主这个问题应该是很多人都想知道的,线宽比较大,在相同条件下,其损耗会比较小,但是同时会带来布线空间的问题,同样,其受到外界的干扰的可能性也会增加。
作者: True    时间: 2015-3-27 13:31
速率越高影响越大,长度越长总的损耗就大
作者: 风刃    时间: 2015-3-28 07:22
菩提老树 发表于 2015-3-27 09:03; ^5 {4 h: b" t: \2 p
楼主这个问题应该是很多人都想知道的,线宽比较大,在相同条件下,其损耗会比较小,但是同时会带来布线空间 ...

/ w# W# \( C1 r) k谢谢版主,是否有相关的量化的数据,分享一下啊,或者推荐一些相关的资料
! g% x0 ~$ h  f2 j+ b. t; v, E
作者: 风刃    时间: 2015-3-28 07:23
True 发表于 2015-3-27 13:31  z8 h4 i( ~9 i4 j4 `
速率越高影响越大,长度越长总的损耗就大
  b% ^$ {, N( t! D6 d2 ^
谢谢回复,对于我们常见的设计,不知是否有量化的数据啊4 x6 p* d! S) c9 h9 U( K

作者: alienware    时间: 2015-3-28 09:31
线损
作者: True    时间: 2015-3-28 11:43
风刃 发表于 2015-3-28 07:23
' N! z4 K  v5 q" W5 L. o谢谢回复,对于我们常见的设计,不知是否有量化的数据啊
) ^: e' N3 @, \. U( l# ]- x
所用的板材不一样,差别也不一样,常用的FR4板在一般的频率上,差1mil,插损差10%左右。
( M. N& [0 h# i. i" `# J7 P
作者: 风刃    时间: 2015-3-28 19:23
True 发表于 2015-3-28 11:439 w) w: v( x; j
所用的板材不一样,差别也不一样,常用的FR4板在一般的频率上,差1mil,插损差10%左右。
+ |0 p9 V1 m+ O; l6 H* ?- k: q5 y
有相关的书籍或者文档资料推荐一下么?
! s9 O2 Q1 w* a" U0 j
作者: True    时间: 2015-3-30 09:22
风刃 发表于 2015-3-28 19:23/ x& O: o& i- j9 t' H8 |: t
有相关的书籍或者文档资料推荐一下么?

: t, t- C9 r5 Z你说的这些问题,可以找材料厂家要测试数据。' y$ W- G2 E4 S' J4 h) o

作者: hrb011011    时间: 2015-3-30 09:46
我们提供任意基材、叠构、线宽参数下阻抗、损耗仿真工具
作者: 若华110    时间: 2015-3-30 11:49
1.PCB设计方面:线宽不同,走线难易度不同,阻抗控制难易度不同,外界对阻抗的影响大小不同。走线的带宽不同,损耗不同。     这些往往和具体的产品相关  和走线的输入输出IC及连接器有关。0 e. m+ H  E$ W# p% A& i/ e/ l8 T/ Q
   
1 ~1 ]  H3 L8 E& b& i+ V& D: x0 D! N
2.加工制作:加工制作难度不同,工艺影响及要求不同(粗糙度  趋肤效应 表面处理)。 具体的产品就会限制层叠、工艺、层数和材料。这些又会反过来影响走线的性能
. b! M8 U8 E( i: @" t6 {
作者: shark4685    时间: 2015-4-1 14:10
若华110 发表于 2015-3-30 11:499 g$ J4 v6 L- y: g
1.PCB设计方面:线宽不同,走线难易度不同,阻抗控制难易度不同,外界对阻抗的影响大小不同。走线的带宽不 ...
4 w( z) e) |& Q
补充一点,铜损和介质损耗在不同频段内还是交替上升的。9 U' O+ \" u: F, W( y

作者: kimijiangfeng    时间: 2015-4-1 17:54
学习了
作者: Xuxingfu    时间: 2015-4-1 18:15
主要影响是加工误差带来特性阻抗误差不同,长度主要是衰减,数字电路线宽不能太宽,容性会较大
作者: 红孩儿    时间: 2015-4-2 09:21
菩提老树 发表于 2015-3-27 09:033 H& A( v4 P# T" d5 X
楼主这个问题应该是很多人都想知道的,线宽比较大,在相同条件下,其损耗会比较小,但是同时会带来布线空间 ...

- A4 S, L$ C% `% S2 l出来就要数据结论,可以利用仿真软件把大致的趋势可以仿真出来啊。
. v4 [1 n3 A) Z( `. J% Z5 h( g0 v- _
作者: JOBS    时间: 2015-4-3 13:30
Xuxingfu 发表于 2015-4-1 18:15, h3 y. b- a9 D5 T
主要影响是加工误差带来特性阻抗误差不同,长度主要是衰减,数字电路线宽不能太宽,容性会较大
- v4 F1 e4 N% p2 d! u: ]
有没有测试卷数据分享下啊,版主。: ^4 m8 {* @9 Z& \3 {3 A

作者: Xuxingfu    时间: 2015-4-3 15:26
本帖最后由 Xuxingfu 于 2015-4-3 15:27 编辑
& _; A6 h6 \6 r2 o" D
3 W) K, u9 i/ o. ~3 u! b一目了然,实际测试不同线宽不同阻抗误差。+ y6 N5 f4 Z  V! _& i2 m$ M1 ^
* |- h" t6 I) D0 r! h# S1 y

作者: 风刃    时间: 2015-4-7 11:41
谢谢各位,对此有一定的了解了;有时间我会找些资料再深入点琢磨琢磨;




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2