EDA365电子论坛网

标题: BGA可否自动摆放去耦电容? [打印本页]

作者: kevin890505    时间: 2014-8-13 16:28
标题: BGA可否自动摆放去耦电容?
本帖最后由 kevin890505 于 2014-8-13 18:42 编辑
8 l4 H9 O8 b/ x+ T. h. f2 g- |/ {
5 a# h: K4 ~( hRT,有没有高手能朝这个方向,整个自动扇出并摆放去耦电容并连接好的skill
8 u/ J! W  p0 S2 T2 n# i$ s3 K当然了,不仅局限在BGA,可以其他的SOIC,QFP,QFN等等。
( R2 I( I0 o- @6 T
( b# h4 L$ t, |# h4 ~0 h* s' `/ f4 t& ]# r' r
坐等大神。
作者: szc1983    时间: 2014-8-13 16:43
哥们,你也太懒了吧
' B7 F0 z7 k6 @2 F( J& Y: r  o7 H什么都自动了要我们干吗?$ t4 U& Y0 l0 Q9 P) b( \

7 q* N$ J" A9 F% E. O5 D1 B谁有自动layout板子的,求一个啊
作者: SmartEXP    时间: 2014-8-13 16:48
再过一段时间就不需要人工了,我们都可以上山了
作者: kevin890505    时间: 2014-8-13 17:13
懒人促进世界进步  不然要哪有汽车飞机   
; X* L# G+ i* E/ B7 m- s5 ]* z何况   这个想法是可行的  而目前看来 全自动走线布局是很困难的  ( t" d# d$ @2 J8 ~$ v3 x$ b
而且这个只是很机械的工作,没什么技术含量,如果能用skill实现  不是可以节约不少时间么2 F5 ^$ d+ A4 o9 p* T. v# k- b! n

$ l2 X8 E: e: ?何况skill 板块的skill都是为了方便准确而生的
作者: owencai    时间: 2014-8-13 17:44
如果哪位高人能出写这个SKILL,请帮忙再出个自动布DDR线的SKILL,当然SI要没问题!
作者: kevin890505    时间: 2014-8-13 18:41
owencai 发表于 2014-8-13 17:44
% u+ n5 _. @1 Z! ]2 r如果哪位高人能出写这个SKILL,请帮忙再出个自动布DDR线的SKILL,当然SI要没问题!

0 g' \% V$ ~" K4 S5 P' A% M" X3 Q哈哈  自动走线方面  目前软件实现成都和满意度还是有限的
作者: procomm1722    时间: 2014-8-13 21:21
如果你只要很單純的自動化的擺放解藕電容 , 那在 EMA 的軟體裡面就有CircuitSpace 這個工具可以滿足你的要求" b; z+ c- L: M" R* A9 I. b/ @8 F
http://www.ema-eda.com/Products/ ... absContent920333-lt
/ x6 n# W7 k$ D& c7 c3 j1 {- |- c1 {8 d) z; M9 C! S" E
但是不要以為這樣就沒事的 , PI 的問題沒那麼簡單 , 解偶電容不是擺越近越好
作者: kevin890505    时间: 2014-8-13 21:58
本帖最后由 kevin890505 于 2014-8-13 22:01 编辑   H* n. v. S! I
procomm1722 发表于 2014-8-13 21:21
* `2 J! Q- k) c5 B如果你只要很單純的自動化的擺放解藕電容 , 那在 EMA 的軟體裡面就有CircuitSpace 這個工具可以滿足你的要 ...

' H  K% e. e, X% L) y) S/ q, F0 T7 {* U- i  G
是的  所以 这个skill里面应该包含读取电容封装+value的过程   尽量只放104的& a9 O3 n( a* o6 L

% D0 w1 ?) e# J7 v$ \) E: A5 P2 A* F8 }: v9 l* t6 Y; @! U
这个工具个人貌似买不起吧 虽然卡起  看不到购买什么的
作者: eddiemoon    时间: 2014-8-14 11:28
2片,4片,6片,8片ddrskill布局布线绝对拽,哈哈,实际上每个design house也都是借鉴布好的板子吧,这个是人家核心竞争力呀,估计很难会出现这个skill了。
作者: muzihui119    时间: 2014-8-26 22:33
天真的想法,希望能有天才的实现。。。。
作者: szc1983    时间: 2014-8-27 00:21
procomm1722 发表于 2014-8-13 21:21
/ Z8 v; a/ {' g8 h' V4 P如果你只要很單純的自動化的擺放解藕電容 , 那在 EMA 的軟體裡面就有CircuitSpace 這個工具可以滿足你的要 ...

- w9 S$ T% i5 X6 N5 u好网站涨姿势了  {- p7 U1 R! p/ W0 x. }
华为的一个skill可以做到分页,这个可以把去耦电容都自动放了,不容易,不过做完后还是要检查一遍的
作者: kevin890505    时间: 2014-8-27 12:53
muzihui119 发表于 2014-8-26 22:33( C8 ?: o7 y* J
天真的想法,希望能有天才的实现。。。。
' n) J2 O& j  e- g+ N
LS给的那个网站有这功能,所以一点不天真,这叫想法。  只不过skill太贵,买不起
作者: muzihui119    时间: 2014-8-27 14:00
天真可没一点贬义。。。
作者: wangshilei    时间: 2014-8-27 15:59
DDR走多片时,我们都是拷贝的,简单多了
作者: bingshuihuo    时间: 2015-4-16 08:35
wangshilei 发表于 2014-8-27 15:59. h- k2 A' l$ j- P5 M9 A
DDR走多片时,我们都是拷贝的,简单多了

; c' Z# w. h, p& N, X, P! |你不拓扑  这样可以吗?
* e" x6 R7 g2 d3 ^. R' h& j
作者: qq331217160    时间: 2015-7-15 11:40
我上次去听EDA365 杜老师的讲课时,有一个类似的skill,这个skill可以根据你原理图里面器件的顺序来摆放,应该和你说的这个是比较接近的。说是Rock版主写的一个skill,但我找了好久也没找到。
作者: LX0105    时间: 2016-4-21 16:32
支持
作者: wzh6328    时间: 2021-6-17 16:40
这个要求还是很高的




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2