EDA365电子论坛网

标题: BGA可否自动摆放去耦电容? [打印本页]

作者: kevin890505    时间: 2014-8-13 16:28
标题: BGA可否自动摆放去耦电容?
本帖最后由 kevin890505 于 2014-8-13 18:42 编辑
2 ^: j0 ]3 F- P3 ~$ X3 M" G" T# q0 Q' Q( {
RT,有没有高手能朝这个方向,整个自动扇出并摆放去耦电容并连接好的skill
3 Y; G1 _, H, o; H: F当然了,不仅局限在BGA,可以其他的SOIC,QFP,QFN等等。' p" C3 a  `! Y, T$ V

- J4 M1 B1 N. P) C: p
" l( I: u5 w# z" {4 c4 R* E坐等大神。
作者: szc1983    时间: 2014-8-13 16:43
哥们,你也太懒了吧+ u. K# I! z9 ~- q" C* H( I
什么都自动了要我们干吗?
0 _9 `! u) K" ]$ J
& Y: P" E4 G  H9 c谁有自动layout板子的,求一个啊
作者: SmartEXP    时间: 2014-8-13 16:48
再过一段时间就不需要人工了,我们都可以上山了
作者: kevin890505    时间: 2014-8-13 17:13
懒人促进世界进步  不然要哪有汽车飞机   
3 F( ]! A, ?! ]: m何况   这个想法是可行的  而目前看来 全自动走线布局是很困难的  5 X3 i. w9 o% r% C$ o# \( q
而且这个只是很机械的工作,没什么技术含量,如果能用skill实现  不是可以节约不少时间么
( N( Y  B% a3 |# c4 M" G  d9 u) t5 R
何况skill 板块的skill都是为了方便准确而生的
作者: owencai    时间: 2014-8-13 17:44
如果哪位高人能出写这个SKILL,请帮忙再出个自动布DDR线的SKILL,当然SI要没问题!
作者: kevin890505    时间: 2014-8-13 18:41
owencai 发表于 2014-8-13 17:44
; H: K1 g8 D) w+ F4 ?# K如果哪位高人能出写这个SKILL,请帮忙再出个自动布DDR线的SKILL,当然SI要没问题!

9 q- _# v6 `. \- o/ z# [9 q哈哈  自动走线方面  目前软件实现成都和满意度还是有限的
作者: procomm1722    时间: 2014-8-13 21:21
如果你只要很單純的自動化的擺放解藕電容 , 那在 EMA 的軟體裡面就有CircuitSpace 這個工具可以滿足你的要求
5 R- E/ w2 K9 \$ C1 ehttp://www.ema-eda.com/Products/ ... absContent920333-lt
! u' ~6 n9 n2 t8 G4 n- R; `) T  @2 B6 Z( d# l
但是不要以為這樣就沒事的 , PI 的問題沒那麼簡單 , 解偶電容不是擺越近越好
作者: kevin890505    时间: 2014-8-13 21:58
本帖最后由 kevin890505 于 2014-8-13 22:01 编辑
( t/ u3 [" V1 ]7 S8 `3 f1 P
procomm1722 发表于 2014-8-13 21:21/ v, k) O( N( O8 \4 r+ _. A
如果你只要很單純的自動化的擺放解藕電容 , 那在 EMA 的軟體裡面就有CircuitSpace 這個工具可以滿足你的要 ...
' u0 h$ j1 H+ G3 E- X) u) m

; d0 u3 y* P' c是的  所以 这个skill里面应该包含读取电容封装+value的过程   尽量只放104的3 j5 y6 Q" A$ }( ]1 a

  O! b! I! p0 J# F6 H1 O5 e$ D1 d$ F5 @; ~9 |9 j& P; y
这个工具个人貌似买不起吧 虽然卡起  看不到购买什么的
作者: eddiemoon    时间: 2014-8-14 11:28
2片,4片,6片,8片ddrskill布局布线绝对拽,哈哈,实际上每个design house也都是借鉴布好的板子吧,这个是人家核心竞争力呀,估计很难会出现这个skill了。
作者: muzihui119    时间: 2014-8-26 22:33
天真的想法,希望能有天才的实现。。。。
作者: szc1983    时间: 2014-8-27 00:21
procomm1722 发表于 2014-8-13 21:21
( |$ `0 @% k; Z9 B5 d. A如果你只要很單純的自動化的擺放解藕電容 , 那在 EMA 的軟體裡面就有CircuitSpace 這個工具可以滿足你的要 ...

# J0 B2 k: T# t好网站涨姿势了5 N6 A( a: e, C( u  M
华为的一个skill可以做到分页,这个可以把去耦电容都自动放了,不容易,不过做完后还是要检查一遍的
作者: kevin890505    时间: 2014-8-27 12:53
muzihui119 发表于 2014-8-26 22:33% O' n- n# N1 h. W( Z* ]" W
天真的想法,希望能有天才的实现。。。。

% A! s4 ~9 b2 a  P, {# @0 e# q6 cLS给的那个网站有这功能,所以一点不天真,这叫想法。  只不过skill太贵,买不起
作者: muzihui119    时间: 2014-8-27 14:00
天真可没一点贬义。。。
作者: wangshilei    时间: 2014-8-27 15:59
DDR走多片时,我们都是拷贝的,简单多了
作者: bingshuihuo    时间: 2015-4-16 08:35
wangshilei 发表于 2014-8-27 15:59
* @+ ?# u: A) |% S) ~DDR走多片时,我们都是拷贝的,简单多了

5 G2 s% p6 M, j5 U/ B; @3 p" P你不拓扑  这样可以吗?
, z$ @! s% R* y
作者: qq331217160    时间: 2015-7-15 11:40
我上次去听EDA365 杜老师的讲课时,有一个类似的skill,这个skill可以根据你原理图里面器件的顺序来摆放,应该和你说的这个是比较接近的。说是Rock版主写的一个skill,但我找了好久也没找到。
作者: LX0105    时间: 2016-4-21 16:32
支持
作者: wzh6328    时间: 2021-6-17 16:40
这个要求还是很高的




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2